[发明专利]基于功率密度的时钟单元间距有效
申请号: | 201680052191.3 | 申请日: | 2016-07-01 |
公开(公告)号: | CN108027843B | 公开(公告)日: | 2019-12-13 |
发明(设计)人: | A·纳亚克;D·A·基德;P·I·彭泽什 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 31100 上海专利商标事务所有限公司 | 代理人: | 亓云;陈炜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 功率密度 时钟 单元 间距 | ||
1.一种集成电路,包括:
具有第一禁布区的多个第一类型的时钟单元,所述第一类型具有第一功率使用密度;
具有第二禁布区的多个第二类型的时钟单元,所述第二类型具有第二功率使用密度,所述第一和所述第二功率使用密度是不同的,所述第一和第二功率使用密度中较高的一者具有比所述第一和第二功率使用密度中较低的一者更大的禁布区;以及
所述多个第一类型的时钟单元和所述多个第二类型的时钟单元在所述集成电路上的布局,所述布局将所述多个第一类型的时钟单元与所述多个第二类型的时钟单元分开,以使得相应时钟单元的相应禁布区不重叠。
2.如权利要求1所述的集成电路,其特征在于,所述第一和第二禁布区具有分别与所述第一和第二功率使用密度成比例的尺寸。
3.如权利要求1所述的集成电路,其特征在于,所述第一类型的时钟单元是矩形的,且所述第一禁布区是包围所述第一类型的时钟单元中的每一者的矩形。
4.如权利要求1所述的集成电路,其特征在于,所述第一禁布区具有相同的宽度间距和高度间距,所述宽度间距具有距所述第一类型的时钟单元的两个宽度边界中的每一者的距离,且所述高度间距具有距所述第一类型的时钟单元的两个高度边界中的每一者的距离。
5.如权利要求1所述的集成电路,其特征在于,所述第一禁布区被形成为自由角禁布区,所述自由角禁布区具有距所述第一类型的时钟单元的宽度和高度边界的宽度和高度间距。
6.如权利要求1所述的集成电路,其特征在于,所述第一禁布区被形成为半角禁布区,所述半角禁布区具有距所述第一类型的时钟单元的宽度和高度边界的宽度和高度间距,以及半角间距,所述半角间距以所述宽度和高度间距最接近所述第一类型的时钟单元的角的边以及从所述宽度和高度间距的所述边的端点的线为界。
7.如权利要求1所述的集成电路,其特征在于,所述第一禁布区被形成为弧形角禁布区,所述弧形角禁布区具有距所述第一类型的时钟单元的宽度和高度边界的宽度和高度间距,以及弧形角间距,所述弧形角间距以所述宽度和高度间距最接近所述第一类型的时钟单元的角的边以及从所述宽度和高度间距的所述边的端点的弧形凸线为界。
8.如权利要求7所述的集成电路,其特征在于,所述弧形凸线是来自所述宽度和高度间距的所述边的端点的弧线。
9.如权利要求1所述的集成电路,其特征在于,所述第一禁布区具有小于所述第一功率使用密度的功率使用密度,并且所述第二禁布区具有小于所述第二功率使用密度的功率使用密度。
10.如权利要求1所述的集成电路,其特征在于,所述第一禁布区和所述第二禁布区的尺寸是基于避免由所述第一和第二功率使用密度导致的负面热效应的目标功率使用密度来选择的。
11.一种放置系统,包括:
一个或多个计算机处理器;
具有指令的一个或多个计算机可读介质,所述指令响应于由所述一个或多个计算机处理器的执行,实现放置管理器,所述放置管理器被配置成:
为第一类型的时钟单元接收第一禁布区;
为第二类型的时钟单元接收第二禁布区,所述第二禁布区具有与所述第一禁布区不同的尺寸;以及
在集成电路中放置所述第一类型的时钟单元和所述第二类型的时钟单元,而使所述第一禁布区和所述第二禁布区不重叠,所述放置管理器被进一步配置成分别基于所述第一类型的时钟单元的功率使用密度和所述第二类型的时钟单元的功率使用密度来确定所述第一禁布区和所述第二禁布区。
12.如权利要求11所述的放置系统,其特征在于,所述放置管理器被进一步配置成在确定所述第一和第二禁布区之前,确定所述第一和第二类型的时钟单元的所述功率使用密度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680052191.3/1.html,转载请声明来源钻瓜专利网。