[发明专利]时钟恢复电路有效
| 申请号: | 201680040609.9 | 申请日: | 2016-03-04 |
| 公开(公告)号: | CN107836094B | 公开(公告)日: | 2020-11-24 |
| 发明(设计)人: | 许宇;Y·法兰斯;K·Y·张 | 申请(专利权)人: | 赛灵思公司 |
| 主分类号: | H04L7/033 | 分类号: | H04L7/033 |
| 代理公司: | 北京市君合律师事务所 11517 | 代理人: | 毛健;闵森森 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 恢复 电路 | ||
1.一种时钟数据恢复装置,其特征在于,所述时钟数据恢复装置包括:
相位变化确定电路,所述相位变化确定电路被配置为:
检测数据信号与时钟信号之间的相位差,以及
基于检测到的相位差生成δ信号和δ选择信号,所述δ信号表示捕获时钟信号的相位累加器的递增变化,所述δ选择信号δ表示当前迭代的实际δ值;以及
推测计算电路,所述推测计算电路包括:
第一计算电路,所述第一计算电路被配置为由所述δ信号的第一先前值生成第一组相位内插PI代码,
第二计算电路,所述第二计算电路被配置为由所述δ信号的第二先前值生成第二组PI代码,
第三计算电路,所述第三计算电路被配置为由所述δ信号的推测值生成第三组PI代码,所述δ信号的推测值是基于所述δ信号的第一先前值和第二先前值;以及
选择电路,所述选择电路被配置为响应于所述δ选择信号,在所述第一、第二和第三组PI代码之间选择以提供所述选择作为所述时钟数据恢复装置的输出。
2.根据权利要求1所述的装置,其特征在于,所述推测计算电路被配置以:
向所述第一计算电路提供来自于所述时钟数据恢复装置的先前迭代的δ信号值,以用作所述δ信号的第一先前值;以及
向所述第二计算电路提供来自于所述时钟数据恢复装置的先前迭代之前的迭代的δ信号值,以用作所述δ信号的第二先前值。
3.根据权利要求1所述的装置,其特征在于,所述推测计算电路被进一步配置为通过来自所述δ信号的第一和第二先前值的线性推断来计算所述δ信号的推测值。
4.根据权利要求1所述的装置,其特征在于,所述推测计算电路被进一步配置为通过来自所述δ信号的第一和第二先前值以及来自附加δ值的非线性推断来计算所述δ信号的推测值。
5.根据权利要求1所述的装置,其特征在于,所述相位变化确定电路被进一步配置为通过将所述δ信号的第一先前值与时钟数据恢复装置当前迭代的δ信号的值进行比较,来生成所述δ选择信号。
6.根据权利要求1所述的装置,其特征在于,所述第一、第二和第三计算电路中的每一个均被配置为生成各自的状态信息。
7.根据权利要求1所述的装置,其特征在于:
所述相位变化确定电路包括多个Bang-Bang型鉴相器,所述Bang-Bang型鉴相器被配置为检测所述数据信号的反串行化数据与所述时钟信号之间的相位差异;以及
所述相位变化确定电路被配置为对来自多个Bang-Bang型鉴相器的结果进行求和。
8.一种使用时钟数据恢复电路来恢复数据信号的时钟信号的方法,其特征在于,所述方法包括:
检测所述数据信号和时钟信号之间的相位差;
基于检测到的相位差,生成δ信号和δ选择信号,所述δ信号表示捕获时钟信号的相位累加器的递增变化,所述δ选择信号δ表示当前迭代的实际δ值;
由所述δ信号的第一先前δ值生成第一组相位内插PI代码;
由所述δ信号的第二先前δ值生成第二组PI代码;
由所述δ信号的推测δ值生成第三组PI代码,所述δ信号的推测δ值基于所述δ信号的第一先前值和第二先前值;以及
响应于所述δ选择信号,在所述第一、第二和第三组PI代码之间选择以提供所述选择作为所述时钟数据恢复电路的输出。
9.根据权利要求8所述的方法,其特征在于,所述δ信号的第一先前值对应于来自所述时钟数据恢复电路的先前迭代的δ信号值,而所述δ信号的第二先前值对应于来自所述时钟数据恢复电路的先前迭代之前的迭代的δ信号值。
10.根据权利要求8所述的方法,其特征在于,所述方法还包括使用来自所述δ信号的第一和第二先前值的线性推断来计算所述δ信号的推测δ值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680040609.9/1.html,转载请声明来源钻瓜专利网。





