[发明专利]存储器装置有效
| 申请号: | 201611249584.1 | 申请日: | 2016-12-29 |
| 公开(公告)号: | CN107093447B | 公开(公告)日: | 2020-06-02 |
| 发明(设计)人: | 丁达刚;王智彬;王明弘 | 申请(专利权)人: | 补丁科技股份有限公司 |
| 主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22 |
| 代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 江耀纯 |
| 地址: | 中国台*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 装置 | ||
1.一种存储器装置,包含:
一共享数据总线;
其特征在于还包含:
多个存储体,耦接于所述共享数据总线,其中所述多个存储体共享所述共享数据总线,而各存储体包含:
一存储器件;以及
一数据寄存器,耦接于所述存储器件与所述共享数据总线之间,用以存储读取自所述存储器件的一数据;以及
一控制电路,耦接于所述存储器件以及所述多个存储体的多个数据寄存器,用以依据一地址信号与一存取信号来控制各所述存储体的所述存储器件将所述数据输出至相对应的所述数据寄存器,以及依据所述地址信号与大于10个时钟周期的一可编程延迟时间来决定从相对应的所述数据寄存器接收来自所述存储器件的所述数据直到相对应的所述数据寄存器将所述数据输出至所述共享数据总线之间经过的一可编程时间段,以控制所述多个存储体的所述多个数据寄存器连续地将数据自所述多个存储体输出至所述共享数据总线。
2.如权利要求1所述的存储器装置,其特征在于,所述数据寄存器是一单级数据缓冲器。
3.如权利要求1所述的存储器装置,其特征在于,所述数据寄存器是一多级数据缓冲器。
4.如权利要求1所述的存储器装置,其特征在于,所述存储器装置操作于一同步模式,以及所述可编程延迟时间是一预定个数的所述存取信号的时钟周期所持续的时间。
5.如权利要求1所述的存储器装置,其特征在于,所述存储器装置操作于一异步模式,以及所述可编程延迟时间是所述存取信号的一预定延迟时间。
6.如权利要求1所述的存储器装置,其特征在于,还包含:
一驱动电路,直接耦接于所述共享数据总线,用以将接收自所述共享数据总线的数据驱动至外接于所述存储器装置的一外接数据总线。
7.如权利要求1所述的存储器装置,其特征在于,还包含:
至少一缓冲级,耦接于所述共享数据总线,用以缓冲所述共享数据总线所接收的数据,并且输出所缓冲的数据;以及
一驱动电路,耦接于所述至少一缓冲级,用以将所述至少一缓冲级所输出的所缓冲的数据驱动至外接于所述存储器装置的一外接数据总线。
8.如权利要求1所述的存储器装置,其特征在于,所述存取信号指示出多个地址读取指令,所述多个存储体的多个存储器件中的每一存储器件包含一存储器单元阵列;以及所述多个存储体的个数大于所述多个存储体的其中之一的一行周期时间除以所述多个地址读取指令之中相邻两个地址读取指令之间所具有的最短时间间隔。
9.如权利要求1所述的存储器装置,其特征在于,所述存取信号指示出多个地址读取指令,以及所述多个存储体的个数大于所述可编程延迟时间除以所述多个地址读取指令之中相邻两个地址读取指令之间所具有的最短时间间隔。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于补丁科技股份有限公司,未经补丁科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611249584.1/1.html,转载请声明来源钻瓜专利网。





