[发明专利]一种N沟道增强型MOS晶体管器件在审

专利信息
申请号: 201611037814.8 申请日: 2016-11-23
公开(公告)号: CN106783975A 公开(公告)日: 2017-05-31
发明(设计)人: 王汉清 申请(专利权)人: 南通沃特光电科技有限公司
主分类号: H01L29/423 分类号: H01L29/423;H01L29/78
代理公司: 暂无信息 代理人: 暂无信息
地址: 226300 江苏省南通*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 沟道 增强 mos 晶体管 器件
【说明书】:

技术领域

发明涉及集成电路芯片技术领域,具体涉及一种N沟道增强型MOS晶体管器件的设计。

背景技术

近年来,金属硅化物(Metallicsilicide)源/漏MOSFETs逐渐成为最具发展前景的下一代CMOS晶体管技术之一。金属硅化物源/漏MOSFETs的源区和漏区不同于传统的CMOS晶体管由半导体衬底的掺杂区形成,而是由金属硅化物组成。通常,金属硅化物源/漏MOSFETs既可以形成于体硅衬底也可以形成于SOI衬底。

图1为一种常见的金属硅化物源/漏MOSFETs的结构示意图,N沟道增强型MOS晶体管9形成于绝缘体上硅(SOI)3上,SOI具有绝缘层1、掩埋氧化物层2和硅衬底3,源区5和漏区4形成于硅衬底3中,栅极结构包括栅极氧化物层6和铝栅极7,在工作状态下(即栅极加一定的偏压),形成了载流子沟道8。随着超大规模集成电路对高集成度和高性能的需求逐渐提高,晶体管的尺寸不断缩小,源区和漏区的厚度也随之降低,当源区和漏区的厚度小于一定的关键尺寸,例如10nm,此时所形成的源/漏的电阻将显著升高,漏/栅间的漏电流将增大。这主要是由于栅极氧化物层6下方形成的载流子沟道8的不均匀性造成的,如图1所示,载流子沟道8由源区至漏区逐渐变宽,在源/漏的电阻提高的基础上,多数载流子将流向栅极造成漏电流的增大,导致器件性能的降低,这一缺陷严重限制了MOSFETs未来的发展。

发明内容

基于解决上述封装中的问题,本发明提供了一种N沟道增强型MOS晶体管器件,包括:

绝缘体上硅(SOI),所述绝缘体上硅为P型硅且具有背离掩埋氧化层的表面;

在所述绝缘体上硅内通过离子注入或原位掺杂选择性外延生长形成的N型漏区和N型源区,所述漏区和源区的顶面与所述表面共面;

位于所述漏区和源区之间的栅极结构,其包括栅极氧化层和位于栅极氧化层之上的铝栅极,其中,所述栅极氧化层为部分嵌入所述绝缘体上硅的楔形结构,嵌入深度由漏区向源区依次递减。

根据本发明的实施例,所述栅极结构距离漏区较远,而距离源区较近。

根据本发明的实施例,在所述N沟道增强型MOS晶体管器件工作时,所述绝缘体上硅具有由所述栅极氧化层的嵌入部分、漏区和沟道围成一不导电的盲区。

根据本发明的实施例,在所述N沟道增强型MOS晶体管器件工作时,N型沟道的宽度大致相等。

根据本发明的实施例,所述栅极结构的两侧具有氮化硅侧墙。

根据本发明的实施例,所述栅极氧化物层覆盖整个绝缘体上硅的表面,并且漏出所述源区和漏区,并在漏出部分形成金属硅化物,以形成源极和漏极。

本发明的技术方案,具有如下优点:

(1)采用嵌入的栅极氧化物层防止漏区载流子流向栅极,减小漏电流;

(2)栅极结构偏离所述漏区,使得所述漏电流路径变大,从而进一步减小漏电流;

(3)采用栅极氧化物层的整体性覆盖SOI,保证整体绝缘性。

附图说明

图1为现有技术的N沟道增强型MOS晶体管器件的剖面图;

图2为本发明的N沟道增强型MOS晶体管器件的剖面图;

图3为本发明的N沟道增强型MOS晶体管器件的具有金属硅化物电极的示意图;

图4为本发明另一实施例的N沟道增强型MOS晶体管器件的剖面图。

具体实施方式

第一实施例

参见图2、3, N沟道增强型MOS晶体管器件9,包括:

绝缘体上硅(SOI)3,所述绝缘体上硅为P型硅且具有背离掩埋氧化层2的表面;

在所述绝缘体上硅3内通过离子注入或原位掺杂选择性外延生长形成的N型漏区4和N型源区5,所述漏区和源区的顶面与所述表面共面;

位于所述漏区4和源区5之间的栅极结构,其包括栅极氧化层6a和位于栅极氧化层6a之上的铝栅极7,其中,所述栅极氧化层6a为部分嵌入所述绝缘体上硅3的楔形结构,嵌入深度由漏区4向源区5依次递减。

其中,参见图2,在所述N沟道增强型MOS晶体管器件工作时,N型沟道8a的宽度大致相等。在所述栅极结构的两侧还具有氮化硅侧墙(未示出)。

参见图3,所述栅极氧化物层6a、6b可以同时覆盖整个绝缘体上硅的表面,通过光刻工艺漏出所述源区5和漏区4,并在漏出部分形成金属硅化物,以形成源极12和漏极11。

第二实施例

参见图4,N沟道增强型MOS晶体管器件9,包括:

绝缘体上硅(SOI)3,所述绝缘体上硅为P型硅且具有背离掩埋氧化层2的表面;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南通沃特光电科技有限公司,未经南通沃特光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201611037814.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top