[发明专利]连续逼近暂存器模拟数字转换器及其模拟至数字信号转换方法有效
申请号: | 201610559780.2 | 申请日: | 2016-07-15 |
公开(公告)号: | CN107493104B | 公开(公告)日: | 2020-11-27 |
发明(设计)人: | 陈志龙;黄诗雄 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03M1/46 | 分类号: | H03M1/46;H03M1/10 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 李昕巍;章侃铱 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 连续 逼近 暂存器 模拟 数字 转换器 及其 数字信号 转换 方法 | ||
1.一种连续逼近暂存器模拟数字转换器,包含:
一数字模拟转换器,包含N个电容值实质相同的电容,用来产生一模拟信号,N为大于2的整数;
一连续逼近暂存器,包含N个记忆单元,该N个记忆单元分别耦接该N个电容,各记忆单元储存一控制值,该N个电容的N个端电压分别受该N个控制值控制;
一写入控制单元,耦接该N个记忆单元,用来产生一写入致能信号,依据该写入致能信号,该N个记忆单元中的M个及对应该M个记忆单元的M个电容被选取,M是小于N的正整数;以及
一比较器,耦接该数字模拟转换器及该N个记忆单元,用来依据该模拟信号产生一比较值;
其中,该M个记忆单元的该M个控制值是对应该比较值变化。
2.如权利要求1所述的连续逼近暂存器模拟数字转换器,其中,该写入控制单元是于该比较器产生该比较值之前输出该写入致能信号至该N个记忆单元。
3.如权利要求1所述的连续逼近暂存器模拟数字转换器,其是依据一时脉信号动作,以将一模拟输入信号转换为一数字信号,其中,于该时脉信号的一周期的一第一电平时,该数字模拟转换器接收该模拟输入信号以产生该模拟信号,于该周期的一第二电平时,该比较器依据该模拟信号产生该比较值,该第二电平不同于该第一电平,该写入控制单元是于该第一电平时决定该写入致能信号,并于该第二电平时输出该写入致能信号。
4.如权利要求3所述的连续逼近暂存器模拟数字转换器,其中该周期是为一第一周期,该写入致能信号是为一第一写入致能信号,该写入控制单元更于该时脉信号的一第二周期产生一第二写入致能信号,该第二周期是紧邻该第一周期,并且依据该第二写入致能信号,该N个记忆单元中的K个以及对应该K个记忆单元的K个电容被选取,K=M,且该K个电容不完全等于该M个电容。
5.一种连续逼近暂存器模拟数字转换器,包含:
一比较器,用来依据一模拟信号产生一比较值;
一连续逼近暂存器,耦接该比较器,包含N个记忆单元,各记忆单元储存一控制值,该N个控制值是与该比较值有关,N为大于2的整数;
一热码编码数字模拟转换器,耦接该比较器及该连续逼近暂存器,用来产生该模拟信号,包含N个电容,该N个电容分别耦接该N个记忆单元,该N个电容的N个端电压分别受该N个控制值控制;以及
一写入控制单元,耦接该N个记忆单元,用来产生一写入致能信号,依据该写入致能信号,该N个记忆单元中的M个及对应该M个记忆单元的M个电容被选取,M是小于N的正整数。
6.如权利要求5所述的连续逼近暂存器模拟数字转换器,其中,该写入控制单元是于该比较器产生该比较值之前输出该写入致能信号至该N个记忆单元,以使该M个记忆单元的该M个控制值对应该比较值改变。
7.如权利要求5所述的连续逼近暂存器模拟数字转换器,其中该写入致能信号是为一第一写入致能信号,该写入控制单元更产生一第二写入致能信号,且该比较值为一第一比较值,该比较器更产生一第二比较值,该第一及第二比较值是为该比较器的连续输出,该写入控制单元于该第一比较值产生前输出该第一写入致能信号,并于该第一比较值产生后且该第二比较值产生前输出该第二写入致能信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610559780.2/1.html,转载请声明来源钻瓜专利网。