[发明专利]同步信号传输方法及装置、FPGA有效
申请号: | 201610137207.2 | 申请日: | 2016-03-10 |
公开(公告)号: | CN107181552B | 公开(公告)日: | 2018-11-09 |
发明(设计)人: | 杨柳;杨笛 | 申请(专利权)人: | 大唐移动通信设备有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 任嘉文 |
地址: | 100083*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步 信号 传输 方法 装置 fpga | ||
1.一种同步信号传输方法,其特征在于,该方法包括:
现场可编程门阵列FPGA中的采样寄存器接收从所述FPGA的输入管脚传输的同步信号以及对该同步信号进行采样,该采样寄存器为所述FPGA中预设位置的寄存器;其中,从所述FPGA的输入管脚传输的同步信号是由该FPGA外部的时钟芯片,根据需要发送给该FPGA的参考时钟信号,对该同步信号的相位进行设置后发送给所述FPGA的输入管脚的;
所述采样寄存器通过预先设置的满足预设时序要求的每一信号传输路径,将采样后的同步信号发送给所述FPGA中的使用该同步信号的每一寄存器,其中所述使用该同步信号的每一寄存器与所述每一信号传输路径一一对应。
2.根据权利要求1所述的方法,其特征在于,所述采样寄存器为所述FPGA内部的输入输出管脚单元IOB中的寄存器。
3.根据权利要求1所述的方法,其特征在于,所述FPGA中的使用该同步信号的每一寄存器位于JESD204B模块中。
4.一种同步信号传输方法,其特征在于,该方法包括:
时钟芯片当确定需要发送同步信号给现场可编程门阵列FPGA时,根据需要发送给所述FPGA的参考时钟信号,对所述同步信号的相位进行设置;
所述时钟芯片将所述设置后的同步信号发送给所述FPGA的输入管脚,使得所述FPGA中的采样寄存器接收从所述FPGA的输入管脚传输的同步信号以及对该同步信号进行采样,该采样寄存器为所述FPGA中预设位置的寄存器;所述采样寄存器通过预先设置的满足预设时序要求的每一信号传输路径,将采样后的同步信号发送给所述FPGA中的使用该同步信号的每一寄存器,其中所述使用该同步信号的每一寄存器与所述每一信号传输路径一一对应。
5.根据权利要求4所述的方法,其特征在于,所述时钟芯片当确定需要发送同步信号给现场可编程门阵列FPGA时,根据需要发送给所述FPGA的参考时钟信号,对所述同步信号的相位进行设置,具体包括:
当所述时钟芯片上电后,根据需要发送给所述FPGA的参考时钟信号的相位,以及预设的所述参考时钟信号与所述同步信号的相位差,对所述同步信号的相位进行设置。
6.一种同步信号传输装置,其特征在于,包括:
第一单元,用于接收从现场可编程门阵列FPGA的输入管脚传输的同步信号以及对该同步信号进行采样,该装置为所述FPGA中预设位置的寄存器;其中,从所述FPGA的输入管脚传输的同步信号是由该FPGA外部的时钟芯片,根据需要发送给该FPGA的参考时钟信号,对该同步信号的相位进行设置后发送给所述FPGA的输入管脚的;
第二单元,用于通过预先设置的满足预设时序要求的每一信号传输路径,将采样后的同步信号发送给所述FPGA中的使用该同步信号的每一寄存器,其中所述使用该同步信号的每一寄存器与所述每一信号传输路径一一对应。
7.根据权利要求6所述的装置,其特征在于,该装置为所述FPGA内部的输入输出管脚单元IOB中的寄存器。
8.一种现场可编程门阵列FPGA,其特征在于,包括权利要求6或7所述的装置。
9.根据权利要求8所述的FPGA,其特征在于,还包括:多个使用所述同步信号的寄存器。
10.根据权利要求9所述的FPGA,其特征在于,所述多个使用所述同步信号的寄存器位于JESD204B模块中。
11.根据权利要求9或10所述的FPGA,其特征在于,所述多个使用所述同步信号的寄存器中的每一寄存器,具体用于:
通过预先设置的满足预设时序要求的与该寄存器对应的信号传输路径,接收所述采样寄存器发送的采样后的同步信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐移动通信设备有限公司,未经大唐移动通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610137207.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种时间源选择方法及装置
- 下一篇:用于搜索封闭订户组小区的方法和WTRU