[发明专利]阵列基板、液晶显示面板及液晶显示装置有效
申请号: | 201610049383.0 | 申请日: | 2016-01-25 |
公开(公告)号: | CN105652542B | 公开(公告)日: | 2019-07-12 |
发明(设计)人: | 曹尚操 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 梁恺峥 |
地址: | 430070 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 液晶显示 面板 液晶 显示装置 | ||
本发明的阵列基板、液晶显示面板及液晶显示装置,设计由多晶硅半导体层和第一金属层以及两者之间的绝缘层,或者多晶硅半导体层和第二金属层以及两者之间的绝缘层形成MIS存储电容,当第一金属层或第二金属层一侧接收负性灰阶电压时,多晶硅半导体层中的P‑Si会聚集形成空穴,当接收正性灰阶电压时,在P‑Si的上层会形成耗尽层,降低MIS存储电容的电容量,从而降低MIS存储电容在正负性灰阶电压时的电容量差值,改善闪烁现象的发生,确保显示效果。
技术领域
本发明涉及液晶显示技术领域,具体而言涉及一种阵列基板、液晶显示面板及液晶显示装置。
背景技术
LCD(Liquid Crystal Display,液晶显示器)产生闪烁(Flicker)现象的原因有多种,最主要的原因是TFT(Thin Film Transistor,薄膜晶体管)漏电的差异,即TFT在施加负性灰阶电压时的漏电大于施加正性灰阶电压时的漏电,导致阵列基板的存储电容在正负性灰阶电压时的电容量存在差值。随着LCD广泛应用于各个显示领域,并且为了降低功耗,LCD往往被施加较低的source(源极)驱动电压,导致相邻灰阶的灰阶电压之差变小,更容易加剧闪烁现象的发生,影响显示效果。
发明内容
有鉴于此,本发明提供一种阵列基板、液晶显示面板及液晶显示装置,能够改善闪烁现象的发生,确保显示效果。
本发明提供的一种阵列基板,包括衬底基材以及形成于衬底基材上的第一金属层、绝缘层、多晶硅半导体层以及第二金属层,第一金属层包括间隔设置的第一区域和第二区域,第一区域的第一金属层为阵列基板的TFT的栅极,第二金属层包括间隔设置的第三区域和第四区域,第三区域和第四区域的第二金属层分别为TFT的源极和漏极,其中,多晶硅半导体层和第二区域的第一金属层通过夹持于两者之间的绝缘层绝缘重叠,或者,多晶硅半导体层和第四区域的第二金属层通过夹持于两者之间的绝缘层绝缘重叠,以形成阵列基板的MIS存储电容。
其中,TFT的栅极位于多晶硅半导体层的上方,阵列基板还包括形成于衬底基材上的遮光金属层、设置于遮光金属层和多晶硅半导体层之间的缓冲层,遮光金属层位于第一区域的下方。
其中,阵列基板还包括形成于第一金属层和第二金属层之间的介质隔离层,多晶硅半导体层连接阵列基板的导电金属层,介质隔离层形成有第一接触孔,第二区域的第一金属层通过第一接触孔与第四区域的第二金属层连接,使得多晶硅半导体层和第二区域的第一金属层以及两者之间的绝缘层形成MIS存储电容。
其中,多晶硅半导体层连接阵列基板的导电金属层,第四区域的第二金属层的一部分直接设置于绝缘层上,使得多晶硅半导体层和第四区域的第二金属层以及两者之间的绝缘层形成MIS存储电容。
其中,遮光金属层包括间隔设置的第五区域和第六区域,第五区域位于第一区域的下方,阵列基板的导电金属层包括第六区域的遮光金属层,缓冲层形成有第二接触孔,多晶硅半导体层通过第二接触孔与第六区域的遮光金属层连接。
其中,第六区域的遮光金属层横跨阵列基板的有效显示区域,阵列基板还包括设置于衬底基材上的公共电极,第六区域的遮光金属层在有效显示区域的外围与公共电极连接。
其中,多晶硅半导体层包括重掺杂处理后的多晶硅层。
其中,重掺杂处理包括对多晶硅层重掺杂铍Be。
本发明提供的一种液晶显示面板,包括上述阵列基板。
本发明提供的一种液晶显示装置,包括液晶显示面板和为液晶显示面板提供光线的光源模组,所述液晶显示面板为上述液晶显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610049383.0/2.html,转载请声明来源钻瓜专利网。