[发明专利]基于可重复配置单元的FPGA局部互联资源自动化测试方法有效
| 申请号: | 201610017611.6 | 申请日: | 2016-01-12 |
| 公开(公告)号: | CN105677525B | 公开(公告)日: | 2019-05-03 |
| 发明(设计)人: | 来金梅;杨震;王健;杨萌 | 申请(专利权)人: | 复旦大学 |
| 主分类号: | G06F11/22 | 分类号: | G06F11/22 |
| 代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
| 地址: | 200433 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 重复 配置 单元 fpga 局部 资源 自动化 测试 方法 | ||
1.一种基于可重复配置单元的FPGA局部互联资源自动化测试方法,其特征在于具体步骤为:
首先,将局部互联与周围的逻辑电路组合到一起,构建成可重复的配置单元;
然后,将这些单元的上级输出作为下级的输入,依次首位相连,重复至整个FPGA阵列;
所述可重复的配置单元的构建方法如下:
对于CLB和局部互联组成的重复配置单元,将CLB中的查找表配置成异或的逻辑运算形式,使得其输出信号与输入信号完全相同,将多个重复单元依次串联起来;
对于DSP和局部互联组成的重复配置单元,将DSP配置成乘累加的运算形式,使得上一级的运算输出结果作为下一级的运算输入数据;
对于BRAM和局部互联组成的重复配置单元,将BRAM配置成只读的ROM工作模式,使得ROM的输出结果作为下一级ROM的地址信号;
对于IOB和局部互联组成的重复配置单元,将IOB配置成串并转换的工作模式,如此类推;
当所有重复配置单元模版构建好后,将这些模版的上级输出作为搜索测试路径的起点,下级输入作为搜索路径的终点,利用自动化算法遍历所有的测试路径组合,确保覆盖到所有的局部互联资源;
这里,CLB、DSP、BRAM、IOB为FPGA中的基本的电路逻辑单元,CLB是可编程逻辑单元,BRAM是块RAM,DSP是数字信号处理器,IOB是输入输出单元。
2.根据权利要求1所述的测试方法,其特征在于所述自动化算法的具体过程是:依次选择某一个输出端口,将连接到此输出端口的所有开关和线网都测试一遍;然后选择下一个输出端口,重复上述过程,直至所有的输出端口都被测试过。
3.根据权利要求2所述的测试方法,其特征在于在最后的输出端对比输出信号与预期结果,判断FPGA内部的局部互联是否存在故障。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610017611.6/1.html,转载请声明来源钻瓜专利网。





