[实用新型]一种带置位和复位信号的复用两数据输入主从型D触发器有效

专利信息
申请号: 201521032305.7 申请日: 2015-12-14
公开(公告)号: CN205320046U 公开(公告)日: 2016-06-15
发明(设计)人: 沈磊;翟江涛;李玮 申请(专利权)人: 武汉芯昌科技有限公司
主分类号: H03K3/3562 分类号: H03K3/3562
代理公司: 南京经纬专利商标代理有限公司 32200 代理人: 朱小兵
地址: 430000 湖北省武汉市东湖开*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 带置位 复位 信号 复用两 数据 输入 主从 触发器
【权利要求书】:

1.一种带置位和复位信号的复用两数据输入主从型D触发器,其特征在于,包括数字输入选择电路、主锁存电路、从锁存电路以及用于隔离反相的三态门,其中,

所述数字输入选择电路包括第一至第五PMOS管以及第一至第五NMOS管,其中,第一PMOS管的栅极连接数据选择控制信号,源极连接电源,漏极连接第三PMOS管的源极;第三PMOS管的栅极连接第二数据输入端,漏极连接第五PMOS管的源极;第二PMOS管的栅极连接第一数据输入端,源极连接电源,漏极连接第四PMOS管的源极;第四PMOS管的栅极连接数据选择控制信号的反相信号,漏极连接第五PMOS管的源极;第五PMOS管的栅极连接时钟信号,漏极连接第五NMOS管的漏极;第五NMOS管的栅极连接时钟信号的反相信号,源极分别连接第三NMOS管的漏极和第四NMOS管的漏极;第三NMOS管的栅极连接第二数据输入端,源极连接第一NMOS管的漏极;第一NMOS管的栅极连接数据选择控制信号的反相信号,源极接地;第四NMOS管的栅极连接数据选择控制信号,源极连接第二NMOS管的漏极;第二NMOS管的栅极连接第一数据输入端,源极接地;

所述主锁存电路包括第六至第十PMOS管以及第六至第十NMOS管,其中,第六PMOS管的栅极连接第十PMOS管的漏极,源极连接电源,漏极连接第七PMOS管的源极;第七PMOS管的栅极连接时钟信号的反相信号,漏极分别连接第五NMOS管的漏极和第七NMOS管的漏极;第七NMOS管的栅极连接时钟信号,源极连接第六NMOS管的漏极;第六NMOS管的栅极连接第六PMOS管的栅极,源极接地;第八PMOS管的栅极连接复位信号的反相信号,源极连接电源,漏极分别连接第九PMOS管的源极和第十PMOS管的源极;第九PMOS管的栅极连接第七PMOS管的漏极,漏极连接第六PMOS管的栅极;第十PMOS管的栅极连接置位信号,漏极连接第六PMOS管的栅极;第八NMOS管的栅极连接复位信号的反相信号,漏极连接第六PMOS管的栅极,源极接地;第十NMOS管的栅极连接第七PMOS管的漏极,漏极连接第六PMOS管的栅极,源极连接第九NMOS管的漏极;第九NMOS管的栅极连接置位信号,源极接地;

所述从锁存电路包括第十三至第十七PMOS管以及第十三至第十七NMOS管,其中,第十三PMOS管的栅极连接复位信号,源极连接电源,漏极分别连接第十六PMOS管的漏极、第十三NMOS管的漏极和第十四NMOS管的漏极;第十四PMOS管的栅极连接置位信号的反相信号,源极连接电源,漏极连接第十五PMOS管的源极;第十五PMOS管的栅极连接输出端,漏极连接第十六PMOS管的源极;第十六PMOS管的栅极连接时钟信号;第十三NMOS管的栅极连接置位信号的反相信号,源极分别连接第十五NMOS管的源极和第十六NMOS管的漏极;第十六NMOS管的栅极连接复位信号,源极接地;第十四NMOS管的栅极连接时钟信号的反相信号,源极连接第十五NMOS管的漏极;第十五NMOS管的栅极连接输出端;第十七PMOS管的栅极分别连接第十三PMOS管的漏极和第十七NMOS管的栅极,源极连接电源,漏极连接输出端;第十七NMOS管的漏极连接输出端,源极接地;

所述三态门的输入端连接第十PMOS管的漏极,输出端连接第十三PMOS管的漏极。

2.根据权利要求1所述的一种带置位和复位信号的复用两数据输入主从型D触发器,其特征在于,所述三态门包括第十一PMOS管、第十二PMOS管以及第十一NMOS管、第十二NMOS管,其中,第十一PMOS管的栅极分别连接第十一NMOS管的栅极、第十PMOS管的漏极,源极连接电源,漏极连接第十二PMOS管的源极;第十二PMOS管的栅极连接时钟信号的反相信号,漏极分别连接第十二NMOS管的漏极、第十三PMOS管的漏极;第十二NMOS管的栅极连接时钟信号,源极连接第十一NMOS管的漏极,第十一NMOS管的源极接地。

3.根据权利要求1所述的一种带置位和复位信号的复用两数据输入主从型D触发器,其特征在于,还包括第一输入信号处理电路,用以对数据选择控制信号进行反相;所述第一输入信号处理电路包括第十九PMOS管和第十九NMOS管,其中,第十九PMOS管的栅极和第十九NMOS管的栅极连接,两者的公共端作为输入端,输入数据选择控制信号;第十九PMOS管的源极连接电源,第十九NMOS管的源极接地;第十九PMOS管的漏极和第十九NMOS管的漏极连接,两者的公共端作为输出端,输出数据选择控制信号的反相信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉芯昌科技有限公司,未经武汉芯昌科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201521032305.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top