[发明专利]一种12位平方运算组合电路有效
申请号: | 201511022683.1 | 申请日: | 2015-12-30 |
公开(公告)号: | CN105677296B | 公开(公告)日: | 2018-08-17 |
发明(设计)人: | 常文治;顾郁炜;毕建刚;王金磊;闵瑞清;邓彦国;吴立远;张国和;雷绍充 | 申请(专利权)人: | 中国电力科学研究院;西安交通大学;国网天津市电力公司 |
主分类号: | G06F7/552 | 分类号: | G06F7/552 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 徐文权 |
地址: | 100192 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 新型 12 平方 运算 组合 电路 | ||
本发明公开了一种12位平方运算组合电路,包括十二位信号输入端、二十四位信号输出端及二十二条逻辑电路;本发明运算效率高,并且成本低。
技术领域
本发明属于集成电路技术领域,涉及一种12位平方运算组合电路。
背景技术
12位平方运算作为一种基本运算有着广泛的运用,在平方运算过程中硬件开销非常大,尤其在大量大数平方运算的时候,严重影响了平方运算的效率及成本。
发明内容
本发明的目的在于克服上述现有技术的缺点,提供了一种12位平方运算组合电路,该电路运算效率高,并且成本低。
为达到上述目的,本发明所述的12位平方运算组合电路包括十二位信号输入端、二十四位信号输出端及二十二条逻辑电路;
第一位信号输入端与第一位信号输出端相连接,第二位信号输出端接低电平;
第一条逻辑电路包括第一与门电路及第一半加器,第一与门电路a1的两个输入端分别与第一位信号输入端及第二位信号输入端相连接,第一半加器的两个输入端分别与第一与门电路的输出端及第二位信号输入端相连接,第一半加器的输出端与第三位信号输出端相连接;
第二条逻辑电路包括第二与门电路及第二半加器,第二与门电路的两个输入端分别与第一位信号输入端及第三位信号输入端相连接,第二半加器的两个输入端分别与第一半加器的进位输出端及第二与门电路的输出端相连接,第二半加器的输出端与第四位信号输出端相连接;
第三条逻辑电路包括第三与门电路、第一全加器、第三半加器及第四与门电路,第三与门电路a的两个输入端分别与第一位信号输入端及第四位信号输入端相连接,第一全加器的两个输入端分别与第三与门电路的输出端及第三位信号输入端相连接,第一全加器的进位输入端与第二半加器的进位输出端相连接,第四与门电路的两个输入端分别与第二位信号输入端及第三位信号输入端相连接,第三半加器的两个输入端分别与第一全加器的输出端及第四与门电路的输出端相连接,第三半加器的输出端与第五位信号输出端相连接;
第四条逻辑电路包括第五与门电路、第六与门电路、第二全加器及第四半加器,第五与门电路的两个输入端分别与第一位信号输入端及第五位信号输入端相连接,第六与门电路的两个输入端分别与第二位信号输入端及第四位信号输入端相连接,第二全加器的两个输入端分别与第五与门电路的输出端及第六与门电路的输出端相连接,第二全加器的进位输入端与第一全加器的进位输出端相连接,第四半加器的两个输入端分别与第三半加器的进位输出端及第二全加器的输出端相连接,第四半加器的输出端与第六位信号输出端相连接;
第五条逻辑电路包括第七与门电路、第三全加器、第八与门电路、第四全加器、第九与门电路及第五半加器;第七与门电路的两个输入端分别与第一位信号输入端及第六位信号输入端相连接,第三全加器的两个输入端分别与第七与门电路的输出端及第四位信号输入端相连接,第三全加器的进位输入端与第二全加器的进位输出端相连接,第八与门电路的两个输入端分别与第二位信号输入端及第五位信号输入端相连接,第四全加器的两个输出端分别与第三全加器的输出端及第八与门电路的输出端相连接,第四全加器的进位输入端与第四半加器的进位输出端相连接,第九与门电路的两个输入端分别与第三位信号输入端及第四位信号输入端相连接,第五半加器的两个输入端分别与第九与门电路的输出端及第四全加器的输出端相连接,第五半加器的输出端与第七位信号输出端相连接;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电力科学研究院;西安交通大学;国网天津市电力公司,未经中国电力科学研究院;西安交通大学;国网天津市电力公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201511022683.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:套锁实现方法及装置
- 下一篇:用于密码软件中一类二元扩域模乘的方法