[发明专利]一种整流器及其制作方法在审

专利信息
申请号: 201511020701.2 申请日: 2015-12-31
公开(公告)号: CN106935637A 公开(公告)日: 2017-07-07
发明(设计)人: 周东飞;钟圣荣 申请(专利权)人: 无锡华润华晶微电子有限公司
主分类号: H01L29/423 分类号: H01L29/423;H01L21/8234
代理公司: 北京品源专利代理有限公司11332 代理人: 孟金喆,胡彬
地址: 214135 江苏省无锡市*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 整流器 及其 制作方法
【说明书】:

技术领域

发明实施例涉及半导体器件领域,尤其涉及一种整流器及其制作方法。

背景技术

半导体二极管因为具有正向导通、反向阻断的特性,所以广泛应用于诸如电源、信号处理、整流器等各类电子电路中。其中,传统的整流二极管主要有PN结二极管和肖特基二极管两类。PN结二极管的稳定性较好,能工作于高电压但是PN结二极管正向压降较大,反向恢复时间较长;肖特基二极管是以贵金属(如金、银、钛等)与半导体接触,以形成异质结势垒而制成的半导体器件,其在低电压时具有绝对优势:其正向压降小,反向恢复时间短,在高速领域具有广泛的应用,但是肖特基二极管存在反向泄漏电流大且制造成本高的问题。

示例性的,如图1所示为现有技术中半导体二极管的一种典型应用示意图,图中In和Out分别表示所述半导体二极管的输入端和输出端。图中二极管D在电路中起到输出整流作用,但其正向压降给电路带来两个缺点:1、降低了转化效率,比如在5V电源输出情况下,由于二极管的正向压降,其实际负载为5.7V,在不考虑其它损耗的情况下,其输出效率已降低了13%。2、上述转化效率的降低会导致器件发热,在应用中往往需要采用适当大尺寸封装或增加散热器来散热,从而增大了器件的体积和成本。因此,为了提高电路的整流效率,降低二极管的正向导通压降具有非常重要的意义。

实际应用中,二极管除了工作在导通状态下,还常处于阻断状态。阻断状 态下,特别是高温应用环境下,二极管具有反向漏电,该漏电将会增加电路损耗,降低电路转换效率,因而除了降低二极管的正向导通压降外,还希望二极管具有低的反向漏电。

在很多应用中,电子电路设置有电感,电感产生的反向电压有可能会加在二极管上,导致二极管发生雪崩击穿,通常使用雪崩能量来表征器件在不失效的情况下从电感所能吸收的最大能量,该参数主要决定于器件耗散能量的结面积大小。

基于上述原因,一种沟槽型低导通压降整流器应运而生,其原胞结构如图2所示,其等效电路如图3所示,它结合了MOS器件及PN结二极管的优点,是由成千上万计的相同原胞以及终端耐压环构成,具有低正向导通压降以及高阻断电压的特点。但是该结构存在一个致命的缺点:沟槽拐角处201电场集中,但由于该整流器栅极氧化层202厚度很薄(一般小于200埃),导致拐角处栅极氧化层202容易击穿,以致器件失效。如果增加沟槽底部和沟槽侧壁淀积的栅极氧化层的厚度,会因为沟槽侧壁的栅极氧化层厚度增加,使得所述整流器的正向压降增大,从而失去低导通压降的优势。

发明内容

本发明提供一种整流器及其制作方法,以达到在不增加整流器正向导通压降的前提下,解决现有技术中整流器沟槽拐角处栅极氧化层容易被击穿的问题。

第一方面,本发明实施例提供了一种整流器的制作方法,包括:

在第一导电类型半导体衬底上依次形成外延层和隔离氧化层;

在所述外延层内形成多个第一导电类型源区,并在每个所述第一导电类型 源区内形成一沟槽,所述沟槽贯穿所述第一导电类型源区并延伸至所述外延层内部;

依次形成第一栅氧化层和第一掺杂多晶硅,所述第一栅氧化层覆盖所述沟槽侧壁和底部,所述第一掺杂多晶硅填充所述沟槽;

刻蚀所述第一掺杂多晶硅,且残留所述第一掺杂多晶硅覆盖所述沟槽底部的所述第一栅氧化层;

刻蚀未被所述第一掺杂多晶硅覆盖的所述第一栅氧化层以及隔离氧化层,且残留所述第一栅氧化层覆盖所述沟槽底部以及所述沟槽底部与所述沟槽侧壁的拐角处;

依次形成覆盖所述沟槽侧壁的第二栅氧化层以及填充所述沟槽的第二掺杂多晶硅;

依次去除所述沟槽周围区域的所述第二掺杂多晶硅、所述第二栅氧化层,以及所述隔离氧化层;

在所述外延层内的所述沟槽周围形成第二导电类型体区;

在所述第二导电类型体区、所述沟槽上方形成第一电极,在所述第一导电类型半导体衬底远离所述外延层一侧形成第二电极;

其中,所述第二栅氧化层的厚度小于所述第一栅氧化层的厚度,所述第一导电类型和所述第二导电类型相反。

第二方面,本发明实施例还提供了一种整流器,包括:

第一导电类型半导体衬底;

位于所述第一导电类型半导体衬底上方的外延层;所述外延层内设置有多个沟槽,所述沟槽外侧设置有第一导电类型源区以及第二导电类型体区;所述 沟槽的底部以及所述沟槽底部与所述沟槽侧壁的拐角处覆盖有第一栅氧化层,所述沟槽的侧壁覆盖有第二栅氧化层;从所述沟槽的底部向上,所述沟槽内部依次填充有第一掺杂多晶硅和第二掺杂多晶硅;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡华润华晶微电子有限公司,未经无锡华润华晶微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201511020701.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top