[发明专利]信号产生电路以及工作周期调整电路有效
| 申请号: | 201510885622.1 | 申请日: | 2015-12-04 |
| 公开(公告)号: | CN105306017B | 公开(公告)日: | 2018-09-14 |
| 发明(设计)人: | 邓玉林 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
| 主分类号: | H03K3/02 | 分类号: | H03K3/02 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
| 地址: | 上海市张江高科技*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 信号 产生 电路 以及 工作 周期 调整 | ||
一种信号产生电路以及工作周期调整电路。该信号产生电路包括第一P型晶体管、第二P型晶体管、第一N型晶体管、第二N型晶体管、第一反相器、第二反相器以及第三反相器。第一P型晶体管根据输入信号,将一供应电压提供至第一节点。第二P型晶体管以及第一N型晶体管根据输入信号,将第一节点耦接至第二节点。第二N型晶体管根据输入信号,将第一节点耦接至接地端。第一反相器耦接至第二节点而产生第一信号,第二反相器位于第一节点以及第三节点之间,第三反相器耦接至第三节点而产生第二信号。第二信号为第一信号的反相且同步。
技术领域
本发明涉及一种工作周期调整电路,特别有关于利用信号产生电路产生同步的频率信号进行工作周期调整的工作周期调整电路。
背景技术
集成电路装置包括用以执行各种不同功能的电路或逻辑设备,通常这些集成电路装置被装配于更大的系统中,用以执行复杂的功能。举例来说,在一个相对复杂的系统(如计算机、通讯系统等等)中,数个集成电路装置之间相互沟通,以执行系统功能。
通常来说,这些集成电路装置需要频率信号来操作,而频率信号用以同步两个不同装置之间的沟通。被设计为需要频率信号致能的电路,通常是由频率信号的上升沿或下降沿所触发,并且某些特定的接口允许在频率信号的上升沿以及下降沿进行数据传输,以达到较高的数据传输速率。
一般来说,频率信号为一方波,工作周期(duty cycle)指频率信号维持在高逻辑电平或低逻辑电平的频率周期。因此,频率信号分别于高逻辑电平以及低逻辑电平维持一半的频率周期,称之为平衡工作周期或50%工作周期。在如高速数据传输的应用中,由于上升沿以及下降沿皆用于数据传输,因此频率信号具有50%工作周期变的非常重要。当频率周期不平衡或是不为50%时,将造成系统不必要的问题产生。因此,我们亟需产生50%工作周期的频率信号的装置以及方法,来解决此一问题。
发明内容
有鉴于此,本发明提出一种信号产生电路,包括:一第一P型晶体管、一第二P型晶体管、一第一N型晶体管、一第二N型晶体管、一第一反相器、一第二反相器以及一第三反相器。上述第一P型晶体管根据一输入信号,将一供应电压提供至一第一节点。上述第二P型晶体管根据上述输入信号,将上述第一节点耦接至一第二节点。上述第一N型晶体管根据上述输入信号,将上述第二节点耦接至上述第一节点。上述第二N型晶体管根据上述输入信号,将上述第一节点耦接至一接地端。上述第一反相器根据上述第二节点的信号而产生一第一信号。上述第二反相器耦接于上述第一节点以及一第三节点之间。上述第三反相器根据上述第三节点的信号而产生一第二信号,其中上述第二信号为上述第一信号的反相且同步。
根据本发明的一实施例,上述第二反相器具有一上升延迟时间以及一下降延迟时间,其中上述上升延迟时间与上述第二P型晶体管的延迟时间大体相同,上述下降延迟时间与上述第一N型晶体管的延迟时间大体相同,使得上述输入信号至上述第一信号的延迟时间与上述输入信号至上述第二信号的延迟时间大体相同。
根据本发明的一实施例,上述第一P型晶体管以及上述第二P型晶体管具有相同的宽长比,上述第一N型晶体管以及上述第二N型晶体管具有相同的宽长比,上述第二反相器的晶体管的宽长比小于上述第一反相器以及上述第三反相器的晶体管的宽长比。
根据本发明的一实施例,上述第二反相器的P型晶体管的宽长比小于上述第二P型晶体管的宽长比,上述第二反相器的N型晶体管的宽长比,小于上述第一N型晶体管的宽长比。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510885622.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种具有可拆卸盖体的卫星导航仪
- 下一篇:一种突变压力继电器校验设备





