[发明专利]纳米工艺下多级门控时钟网络优化方法在审
申请号: | 201510724748.0 | 申请日: | 2015-10-29 |
公开(公告)号: | CN105334906A | 公开(公告)日: | 2016-02-17 |
发明(设计)人: | 刘必慰;窦强;李振涛;刘祥远;郭阳;陈书明;宋灿孔;孙永节;陈跃跃 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F1/06 | 分类号: | G06F1/06;G06F1/10 |
代理公司: | 北京中济纬天专利代理有限公司 11429 | 代理人: | 胡伟华 |
地址: | 410073 湖*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 纳米 工艺 多级 门控 时钟 网络 优化 方法 | ||
1.一种纳米工艺下多级门控时钟网络优化方法,其特征在于,设门控时钟网络中共有N级门控时钟,第n级中有Kn个门控时钟单元,n取值1,2,…,N,N为自然数,分别对n大于1级的门控时钟单元进行降级处理,包括以下步骤:
(1)找出电路中所有的第2级门控时钟单元,共K2个;
(2)对第2级中的K2个门控时钟单元,断开其时钟端,分别连接至时钟根节点;
(3)对第2级中的K2个门控时钟单元,根据其电平触发类型,在其使能端添加相应的逻辑门组;将原电路中的使能信号连接至逻辑门组的输入端,逻辑门组的输出端连接门控时钟单元的输入端;
(4)将步骤(3)中添加的K2个逻辑门组进行合并,即完成将第2级门控时结构钟合并到第1级门控时钟结构;
(5)重复步骤(1)至步骤(4)的操作过程,依次将第3、4、…、N级门控时钟结构合并至第1级门控时钟结构中,即完成对门控时钟网络的优化。
2.如权利要求1所述的一种纳米工艺下多级门控时钟网络优化方法,其特征在于,所述逻辑门组的构成如下:
门控时钟单元包括高电平触发和低电平触发两类,用逻辑门和反相器的组合来实现逻辑门组;对于高电平触发门控时钟单元,将其使能信号直接连接到与门的输入端;与门的输出端即逻辑门组的输出端,连接到该门控时钟单元的输入端;对于低电平触发门控时钟单元,将其使能信号连接到一个反相器,反相器的输出端再连接到与门的输入端;与门的输出端即逻辑门组的输出端,连接到该门控时钟单元的输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510724748.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种免绕线式电源主板
- 下一篇:家用电器中旋钮的控制方法和装置