[发明专利]一种侦测锗硅残留的方法在审
| 申请号: | 201510663115.3 | 申请日: | 2015-10-14 | 
| 公开(公告)号: | CN105280514A | 公开(公告)日: | 2016-01-27 | 
| 发明(设计)人: | 成鑫华;周海锋 | 申请(专利权)人: | 上海华力微电子有限公司 | 
| 主分类号: | H01L21/66 | 分类号: | H01L21/66 | 
| 代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 | 
| 地址: | 201203 上海市浦*** | 国省代码: | 上海;31 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 一种 侦测 残留 方法 | ||
技术领域
本发明涉及半导体制造技术领域,尤其涉及一种侦测锗硅残留的方法。
背景技术
众所周知,CMOS电路的性能在很大程度上受PMOS的制约,因此,任何技术如果能够把PMOS的性能提高到NMOS的水平都被认为是有利的。在90nm的PMOS中,Intel的工程师将器件的源、漏刻蚀去除,然后重新淀积锗硅层,这样源和漏就会对沟道产生一个压缩应力,从而提高PMOS的传输特性。如图1所示,锗硅源/漏植入致应变技术是将锗硅镶嵌到源漏区,从而在沟道处产生压缩形变,提高PMOS晶体管的载流子迁移率,而载流子迁移率的提高可导致高的驱动电流,提高晶体管性能。
在硅(Si)衬底上生长锗硅薄膜,生长应变层的工艺即外延工艺过程,通常如果界面浓度差异过大或者沟槽表面存在缺陷,锗硅将不能形成很好的单晶结构,如图2所示,薄膜中积累的应变(strain)会引起晶面滑移,使界面原子排列错开,应变急剧释放,在薄膜中产生大量缺陷,导致应变弛豫。
现有的外延工艺流程主要包括:外延前进行湿法清洗;腔体腐蚀和覆膜;外延生长前的H2烘烤;锗硅沉积。外延生长后,在界面产生缺陷源,严重的缺陷可能延续到锗硅的生长表面。理论上锗硅堆叠沉积的每一层在硬掩膜上都应该具有很高的刻蚀沉积比,从而保证硬掩膜上薄膜的零生长。但是,由于工艺参数以及机台性能的波动,往往会出现硬掩膜上的刻蚀速率下降或者沉积速率的上升,导致刻蚀速率小于生长速率,从而导致硬掩膜上薄膜的生长,带来残留,这是本领域技术人员所不愿看到的。
发明内容
针对上述存在的问题,本发明公开了一种侦测锗硅残留的方法,包括如下步骤:
步骤S1,提供一硅片,所述硅片的表面设置有硬掩膜和锗硅生长区;
步骤S2,在开启刻蚀气体的沉积条件下于所述锗硅生长区形成第一锗硅堆叠;
步骤S3,在关闭所述刻蚀气体的沉积条件下于所述锗硅生长区形成第二锗硅堆叠;
步骤S4,根据所述第一锗硅堆叠和所述第二锗硅堆叠的厚度获取所述刻蚀气体的刻蚀速率;
步骤S5,通过监控所述刻蚀气体的刻蚀速率侦测所述硬掩膜上的锗硅残留。
上述的侦测锗硅残留的方法,其中,所述步骤S2具体包括:
S21,将所述硅片传输至沉积腔体中;
S22,在开启刻蚀气体的沉积条件下于所述锗硅生长区沉积形成所述第一锗硅堆叠;
S23,将所述硅片移出所述沉积腔体,并对所述第一锗硅堆叠进行量测以获取所述第一锗硅堆叠的厚度。
上述的侦测锗硅残留的方法,其中,所述步骤S3具体包括:
S31,将所述硅片再次传输至所述沉积腔体中;
S22,在关闭所述刻蚀气体的沉积条件下于所述锗硅生长区沉积形成所述第二锗硅堆叠;
S23,将所述硅片移出所述沉积腔体,并对所述第二锗硅堆叠堆叠进行量测以获取所述第二锗硅堆叠的厚度。
上述的侦测锗硅残留的方法,其中,所述步骤S2中沉积形成所述第一锗硅堆叠和所述步骤S3中沉积形成所述第二锗硅堆叠的沉积时间相同。
上述的侦测锗硅残留的方法,其中,所述硅片为光片或图形片。
上述的侦测锗硅残留的方法,其中,所述第一锗硅堆叠和所述第二锗硅堆叠均包括按照从下至上的顺序依次设置的子晶层、锗硅层和硅帽层。
上述的侦测锗硅残留的方法,其特征在于,所述硬掩膜的材质为氮化硅。
上述发明具有如下优点或者有益效果:
本发明公开了一种侦测锗硅残留的方法,通过在开启刻蚀气体的沉积条件下对硅片进行锗硅沉积形成第一锗硅堆叠后,继续在关闭刻蚀气体的条件下对该硅片再次进行锗硅沉积形成第二锗硅堆叠,并根据第一锗硅堆叠和第二锗硅堆叠的厚度推算出刻蚀气体的刻蚀速率,之后通过监控刻蚀气体的刻蚀速率侦测所述硬掩膜上的锗硅残留,从而保证工艺的稳定性,为产品的安全增加了砝码。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明及其特征、外形和优点将会变得更加明显。在全部附图中相同的标记指示相同的部分。并未可以按照比例绘制附图,重点在于示出本发明的主旨。
图1是本发明背景技术中锗硅源/漏植入致应变技术的PMOS结构的示意图;
图2是本发明背景技术中晶格失配形成位错缺陷的结构示意图;
图3是本发明中形成锗硅沉积后的硅片结构示意图;
图4是本发明实施例中侦测锗硅残留的方法的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510663115.3/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





