[发明专利]高深宽比结构的光刻胶填充方法有效
申请号: | 201510546180.8 | 申请日: | 2015-08-31 |
公开(公告)号: | CN105206511B | 公开(公告)日: | 2018-10-16 |
发明(设计)人: | 孟鸿林;魏芳;朱骏;吕煜坤;张旭升 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L21/027 | 分类号: | H01L21/027 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙) 31275 | 代理人: | 吴世华;陈慧弘 |
地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高深 结构 光刻 填充 方法 | ||
本发明提供了一种高深宽比结构的光刻胶填充方法,通过组合抗反射光刻胶、填充光刻胶以及具有光刻解析能力的光刻胶来平坦化光刻胶层出现的高阶差的问题,同时利用抗反射光刻胶的表面较好的物理特性和粘附特性,将填充光刻胶表面形成的大小不等的雾状液滴消除,不但扩大了刻蚀的工艺窗口,而且有效地改善了通孔的形貌,同时简化了工艺步骤,有效地降低了工艺成本,将通孔失效模式降低并控制到了一定的程度,有着非常好的工艺成本优势。
技术领域
本发明涉及半导体技术领域,具体涉及一种高深宽比结构的光刻胶填充方法。
背景技术
集成电路的线宽越来越小,目前已经到达22nm量产的阶段,半导体器件的体积也越来越小,使得金属之间的寄生电容也越来越大,对于微处理器,芯片速度的限制主要在镀层中的电阻和寄生电容产生。其结果电阻-电容时间的延迟,讯号间相互干扰及其能量的损耗等问题日益突出,为了解决电阻-电容时间延迟的问题,使用符合集成电路工艺的低介质材料,使金属内连线之间的介电层的介电常数比硅更低,从而降低寄生电容;在电阻方面,由于需要更细更薄更深的连接,再加上铜传输信号的速度比铝快,而且更稳定,使得铜互连工艺逐渐取代了铝工艺。
传统集成电路的金属连线是以金属层的刻蚀方式来制作金属导线,然后进行介电层的填充,介电层的化学机械抛光,重复上述工序,进而成功进行多层金属叠加。但当金属导线的材料转换为电阻更低的铜时,由于铜的干刻较为困难,因此新的大马士革工艺就成铜工艺的不二之选。
大马士革工艺首先在介电层上刻蚀金属导线用的图形,然后再填充金属,再对金属进行金属机械抛光,重复上述工序,进而成功进行多层金属叠加。大马士革工艺的特点就是不需要金属层的刻蚀工艺,这对铜工艺的推广和应用极为重要。
采用铜-化学机械研磨的大马士革工艺是目前成熟的半导体制造工艺。大马士革工艺分为2种,单大马士革工艺和双大马士革工艺。制作双大马士革工艺的常用方法全通孔优先法,半通孔优先法,金属导线优先法,自对准法等几种。但上述几种方法都有缺点和不足,目前以全通孔优先法应用最为广泛。全通孔优先法没有光刻对准问题,没有通孔失效问题,而且工艺窗口较大,通常全通孔优先双大马士革工艺是涂上一层光刻填充材料,接着涂上一层相匹配厚度的光刻胶,曝光显影;之后是刻蚀形成最终图案。然而,该工艺的问题在于在通孔中填充光刻胶的步骤上,由于通孔具有高深宽比,导致通孔填充失败或者填充不均匀,必然造成后道工序的不良反应甚至失效。
此外,不局限于大马士革工艺,在高深宽比结构的光刻胶填充工艺中也存在上述问题,这里,高深宽比结构为业界术语;在而目前的工艺中,光刻工艺中所用的填充材料会由于表面张力作用,液体表面总是趋向于形成大小不等的液滴,由于其厚度可以达到2000A以上,那么后续的光刻胶在液滴表面的厚度会比其余地方较薄2000A左右,从而减小后续的刻蚀工艺的窗口,甚至导致器件失效。
发明内容
为了克服以上问题,本发明旨在提供一种高深宽比结构的光刻胶填充方法,通过选择和组合不同的抗反射光刻胶、填充光刻胶和具有一定光刻解析能力的光刻胶,来提高光刻胶的平铺能力和填充能力,从而扩大刻蚀工艺窗口,改善通孔形貌。
为了实现上述目的,本发明提供了一种高深宽比结构的光刻胶填充方法,所述高深宽比结构具有底部和侧壁,其包括:
步骤01:提供一具有高深宽比结构的半导体器件衬底;
步骤02:在所述半导体器件衬底上形成第一抗反射光刻胶,并且对所述第一抗反射光刻胶进行烘烤;所述第一抗反射光刻胶形成于所述高深宽比结构的底部和侧壁以及所述高深宽比结构的顶部的所述半导体器件衬底表面;
步骤03:在所述第一抗反射光刻胶表面形成填充光刻胶,并且对所述填充光刻胶进行烘烤;其中,部分所述填充光刻胶填充于所述高深宽比结构中,所述填充光刻胶的顶部高于所述高深宽比结构的顶部;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510546180.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于处理半导体晶片的方法
- 下一篇:一种正反向交错包纸装置
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造