[发明专利]一种多宏单元多时钟芯片的时钟树综合方法有效

专利信息
申请号: 201510461375.2 申请日: 2015-07-30
公开(公告)号: CN105138735B 公开(公告)日: 2018-05-25
发明(设计)人: 陈弟虎;杨斯媚;艾博雅;粟涛 申请(专利权)人: 中山大学
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 广州新诺专利商标事务所有限公司 44100 代理人: 张玲春
地址: 510275 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 宏单元 时钟树 缓冲器 芯片 多时钟 连线距离 平衡时钟 时钟偏移 时钟延迟 反相器 功耗 构建 替换
【权利要求书】:

1.一种多宏单元多时钟芯片的时钟树综合方法,其特征在于,包括以下步骤:

S1.按照相邻缓冲器的连线距离范围,在各个宏单元之间手动插入多个缓冲器,构建多个H型时钟树;

S2.将H型时钟树的缓冲器全部替换成反相器对;

S3.划分芯片的所有时钟的重要等级;

S4.按照时钟的重要等级从高到低的顺序,依次对每个时钟做RC平衡时钟树。

2.根据权利要求1所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于:在使用不同工艺时,所述相邻缓冲器的连线距离范围不同,插入的缓冲器的电容大小也不同。

3.根据权利要求1所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于,在使用SMIC130工艺时,所述相邻缓冲器的连线距离范围为553.5um-830.25um。

4.根据权利要求3所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于,插入的缓冲器的电容小于等于0.2pf。

5.根据权利要求1所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于,所述步骤S2具体为:使用工具命令语言输入替换脚本,集成电路编译器根据所述替换脚本,执行替换命令,将H型时钟树的缓冲器全部替换成反相器对。

6.根据权利要求1所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于,所述划分芯片所有时钟的重要等级的规则为:时钟频率越高,重要等级越高;当时钟频率相同时,时钟覆盖范围越大,重要等级越高。

7.根据权利要求1所述的多宏单元多时钟芯片的时钟树综合方法,其特征在于:在所述依次对每个时钟做RC平衡时钟树前,还包括以下步骤:输入环境清理命令将时钟树综合环境清理干净,再加载待做时钟的时序约束文件和工作环境设定文件。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510461375.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top