[发明专利]集成电路有效
申请号: | 201510264524.6 | 申请日: | 2015-05-22 |
公开(公告)号: | CN105099409B | 公开(公告)日: | 2018-09-11 |
发明(设计)人: | 王文泰;陈世豪;何明瑾 | 申请(专利权)人: | 创意电子股份有限公司;台湾积体电路制造股份有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台湾新*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 | ||
1.一种集成电路,包含:
主时钟树,包含多个串接的缓冲器,用以将主运作时钟传输至第一内部节点,以在该第一内部节点形成第一局部时钟;
参考时钟枝干,具有源头节点与第一末端节点;
参考时钟缓冲器,连接在该源头节点,其中该参考时钟缓冲器在校准模式与正常模式之间切换;该参考时钟缓冲器在该校准模式下将主参考时钟传输至该第一末端节点,以在该第一末端节点形成第一参考时钟;并且当该参考时钟缓冲器进入该正常模式时,该参考时钟缓冲器停止将该主参考时钟传输至该第一末端节点;以及
校准电路,具有第一输入端与第二输入端,分别耦接该第一内部节点与该第一末端节点;该校准电路可比较该第一局部时钟与该第一参考时钟的相位以产生控制信号,使该主时钟树可依据该控制信号控制该第一局部时钟的相位。
2.如权利要求1所述的集成电路,还包含:
末端缓冲器,耦接在该第一末端节点与该第二输入端之间,依据该第一参考时钟产生第一辅助参考时钟,而该校准电路则比较该第一局部时钟与该第一辅助参考时钟以产生该控制信号。
3.如权利要求1所述的集成电路,其中,该参考时钟枝干在该源头节点与该第一末端节点间旁路于任何缓冲器。
4.如权利要求1所述的集成电路,其中,该校准电路在该校准模式下比较该第一局部时钟与该第一参考时钟的相位以产生该控制信号;当该参考时钟缓冲器进入该正常模式,该校准电路可停止比较,并维持该校准模式下的该控制信号。
5.如权利要求1所述的集成电路,其中,该第一局部时钟在该正常模式下的频率高于该第一参考时钟在该校准模式下的频率。
6.如权利要求1所述的集成电路,其中该参考时钟枝干以厚金属层形成。
7.如权利要求1所述的集成电路,其中,该参考时钟枝干的绕线宽度大于该主时钟树的绕线宽度。
8.如权利要求1所述的集成电路,其中,
该主时钟树还包含多个串接的第二缓冲器,用以将该主运作时钟传输至第二内部节点,以在该第二内部节点形成第二局部时钟;
该参考时钟枝干还具有第二末端节点;以及
该参考时钟缓冲器还用以将该主参考时钟传输至该第二末端节点,以在该第二末端节点形成第二参考时钟;
而该集成电路还包含:
第二校准电路,具有第三输入端与第四输入端,分别耦接该第二内部节点与该第二末端节点;该第二校准电路可比较该第二局部时钟与该第二参考时钟的相位以产生第二控制信号,使该主时钟树可依据该第二控制信号控制该第二局部时钟的相位。
9.如权利要求8所述的集成电路,其中该参考时钟枝干可使该第二参考时钟的相位实质等于该第一参考时钟的相位。
10.如权利要求8所述的集成电路,其中该第一内部节点与该第一末端节点间的位置差异小于该第一内部节点与该第二内部节点间的位置差异。
11.如权利要求1所述的集成电路,其中该参考时钟枝干的绕线与该主时钟树的绕线以不同导体层形成。
12.如权利要求1所述的集成电路,其中该参考时钟枝干的绕线与该主时钟树的绕线以不同材质的导体形成。
13.如权利要求6所述的集成电路,其中该厚金属层为铝接垫层(aluminum padlayer)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于创意电子股份有限公司;台湾积体电路制造股份有限公司,未经创意电子股份有限公司;台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510264524.6/1.html,转载请声明来源钻瓜专利网。