[发明专利]一种采样电压求和的相位插值型时钟恢复电路有效
申请号: | 201510021777.0 | 申请日: | 2015-01-15 |
公开(公告)号: | CN104506170B | 公开(公告)日: | 2017-08-11 |
发明(设计)人: | 覃林;黄鲁 | 申请(专利权)人: | 中国科学技术大学先进技术研究院 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 合肥市长远专利代理事务所(普通合伙)34119 | 代理人: | 程笃庆,黄乐瑜 |
地址: | 230088 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 采样 电压 求和 相位 插值型 时钟 恢复 电路 | ||
1.一种采样电压求和的相位插值型时钟恢复电路,其特征在于,包括:CLKI输入端、CLKQ输入端、第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)、第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)、第一求和电路(5)、第二求和电路(6)和相位插值电路(7);
CLKI输入端分别连接至第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)和相位插值电路(7);第一上升沿采样保持电路(1)和第一下降沿采样保持电路(2)均连接至第一求和电路(5)输入端,第一求和电路(5)输出端连接至相位插值电路(7);
CLKQ输入端分别连接至第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)和相位插值电路(7);第二上升沿采样保持电路(3)和第二下降沿采样保持电路(4)均连接至第二求和电路(6)输入端,第二求和电路(6)输出端连接至相位插值电路(7);
第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)、第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)均接收输入数据Data作为触发信号;
当输入数据Data上升沿时,第一上升沿采样保持电路(1)采样并保持CLKI信号电压并传递给第一求和电路(5),第二上升沿采样保持电路(3)采样并保持CLKQ信号电压并传递给第二求和电路(6);当输入数据Data下降沿时,第一下降沿采样保持电路(2)采样并保持CLKI信号电压并传递给第一求和电路(5),第二下降沿采样保持电路(4)采样并保持CLKQ信号电压并传递给第二求和电路(6);第一求和电路(5)和第二求和电路(6)对采样电压进行加法运算后将信号传递给相位插值电路(7),相位插值电路(7)通过运算输出相应的时钟Rec_Clk_ana;
所述的采样电压求和的相位插值型时钟恢复电路的工作原理为:设Δt为时钟抖动引入的时间误差,N表示连续0或连续1的个数,T表示时钟周期;输入数据在上升沿to时刻、下降沿to+Δt+N*T时刻分别触发第一上升沿采样保持电路(1)和第二上升沿采样保持电路(3)、第一下降沿采样保持电路(2)和第二下降沿采样保持电路(4),采样正交时钟电压CLKI和CLKQ,分别得到采样电压α和β,其中:
α=sin(2πfto)+sin[2πf(to+N*T+Δt)]=sin(2πfto)+sin[2πf(to+Δt)]
β=cos(2πfto)+cos[2πf(to+N*T+Δt)]=cos(2πfto)+cos[2πf(to+Δt)],
α和β信号在相位插值电路PI中实现乘积运算,得到:
2.如权利要求1所述的采样电压求和的相位插值型时钟恢复电路,其特征在于,输入数据Data为差分对输入数据Data+和Data-,Data+和Data-触发第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)、第二上升沿采样保持电路(3)和第二下降沿采样保持电路(4)对正交时钟CLKI、CLKQ进行采样并输出采样电压到第一求和电路(5)和第二求和电路(6),第一求和电路(5)和第二求和电路(6)对数据上下边沿采样电压进行相加并输出结果到相位插值电路(7)与正交时钟CLKI、CLKQ进行相乘运算,获得输出恢复时钟信号Rec_CLK_ana。
3.如权利要求1或2所述的采样电压求和的相位插值型时钟恢复电路,其特征在于,第一求和电路(5)和第二求和电路(6)均包括输入端In_rise+、输入端In_rise-、输入端In_fall+、输入端In_fall-和输出端;
第一求和电路(5)通过其输入端In_rise+、输入端In_rise-连接第一上升沿采样保持电路(1),通过其输入端In_fall+、输入端In_fall-连接第一下降沿采样保持电路(2),并通过其输出端连接相位插值电路(7);
第二求和电路(6)通过其输入端In_rise+、输入端In_rise-连接第二上升沿采样保持电路(3),通过其输入端In_fall+、输入端In_fall-连接第二下降沿采样保持电路(4),并通过其输出端连接相位插值电路(7)。
4.如权利要求3所述的采样电压求和的相位插值型时钟恢复电路,其特征在于,第一上升沿采样保持电路(1)和第二上升沿采样保持电路(3)电路结构相同;第一下降沿采样保持电路(2)和第二下降沿采样保持电路(4)电路结构相同。
5.如权利要求4所述的采样电压求和的相位插值型时钟恢复电路,其特征在于,第一求和电路(5)和第二求和电路(6)采用相同的电路结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学先进技术研究院,未经中国科学技术大学先进技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510021777.0/1.html,转载请声明来源钻瓜专利网。