[发明专利]用于恢复时钟信号的装置和系统有效
| 申请号: | 201480064952.8 | 申请日: | 2014-11-21 |
| 公开(公告)号: | CN105794144B | 公开(公告)日: | 2019-09-24 |
| 发明(设计)人: | S·贾科尼;M·徐 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | H04L7/033 | 分类号: | H04L7/033 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 陈松涛;韩宏 |
| 地址: | 美国加*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 时钟 数据 恢复 电路 相位 调整 | ||
1.一种用于恢复时钟信号的装置,所述装置包括:
输入端,所述输入端用于接收串行数据信号;
边沿数据分接头,所述边沿数据分接头用于对所述串行数据信号中的过渡边沿进行采样,以便生成数据边沿检测信号;
时钟与数据恢复CDR电路,所述时钟与数据恢复CDR电路包括相位检测器,所述相位检测器用于接收所述串行数据信号和所述数据边沿检测信号,并且用于输出指示所述串行数据信号与所述数据边沿检测信号之间的相位差的相位超前/滞后信号;
相位调整电路,所述相位调整电路用于生成相位超前/滞后调整数据;以及
判决反馈均衡器DFE;
其中,所述CDR电路用于至少部分地基于由所述相位超前/滞后调整数据所调整的所述相位超前/滞后信号来输出经恢复的时钟信号,并且
其中,所述相位调整电路根据来自所述DFE的一个或多个信号来调整所述时钟信号的相位。
2.根据权利要求1所述的装置,
所述判决反馈均衡器DFE包括DFE回路,所述DFE回路用于至少部分地基于分别由所述DFE回路的前体分接头和后体分接头捕获的所述串行数据信号的前体数据样本和后体数据样本来为所述CDR电路提供均衡。
3.根据权利要求2所述的装置,其中,所述相位调整电路用于至少部分地基于由所述DFE回路捕获的所述前体数据样本或所述后体数据样本其中之一来生成所述相位超前/滞后调整数据。
4.根据权利要求2所述的装置,其中,所述相位调整电路用于响应于具有正值的所述后体数据样本而生成相位超前调整数据,并且其中,所述相位调整电路用于响应于具有负值的所述后体数据样本而生成相位滞后调整数据。
5.根据权利要求2所述的装置,其中,所述相位超前/滞后调整数据的值大于指示所述串行数据信号与所述数据边沿检测信号之间的所述相位差的所述相位超前/滞后信号的值。
6.根据权利要求1所述的装置,还包括:
第一数据分接头和第二数据分接头,所述第一数据分接头和所述第二数据分接头用于对所述串行数据信号进行采样以便分别生成第一信号样本和第二信号样本,其中,所述第一数据分接头用于在所述第二数据分接头之前以预定的时序偏移来对所述串行数据信号进行采样;
其中,所述相位调整电路用于至少部分地基于所述第一信号样本与所述第二信号样本之间的差来生成所述相位超前/滞后调整数据。
7.根据权利要求6所述的装置,其中,所述相位调整电路用于响应于包括高于阈值电压的数据的所述第一信号样本和包括低于阈值电压的数据的所述第二信号样本来生成相位超前调整数据。
8.根据权利要求6所述的装置,其中,所述相位调整电路用于响应于包括低于阈值电压的数据的所述第一信号样本和包括高于阈值电压的数据的所述第二信号样本来生成相位滞后调整数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480064952.8/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





