[发明专利]自动时钟树综合例外生成有效
申请号: | 201480007956.2 | 申请日: | 2014-03-11 |
公开(公告)号: | CN104981806B | 公开(公告)日: | 2019-05-17 |
发明(设计)人: | S-M·常;曹爱群;C-L·丁 | 申请(专利权)人: | 美商新思科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;G06F1/04 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 自动 时钟 综合 例外 生成 | ||
1.一种用于针对电路设计生成时钟树综合例外的方法,所述方法包括:
在所述电路设计中标识在时钟偏差最小化期间可以被忽略的顺序电路元件的集合,其中所述顺序电路元件的集合包括其数据管脚具有大于阈值松弛值的松弛值的顺序电路元件;
基于标识的顺序电路元件的所述集合来生成时钟树综合例外;以及
基于所述时钟树综合例外创建向所述电路设计中的一个或多个顺序电路元件分配时钟信号的电路。
2.根据权利要求1所述的方法,其中所述顺序电路元件的集合包括由于结构的原因其时钟偏差不能与其他顺序电路元件平衡的顺序电路元件。
3.根据权利要求1所述的方法,其中所述顺序电路元件的集合包括与所述时钟树中的其他顺序时序元件不具有时序关系的顺序时序元件。
4.根据权利要求1所述的方法,其中所述阈值松弛值对应于足够大的松弛使得时钟偏差不被预期为引起所述数据管脚处的时序违规。
5.一种存储指令的非瞬态计算机可读存储介质,所述指令在被计算机执行时使得所述计算机执行用于针对电路设计生成时钟树综合例外的方法,所述方法包括:
在所述电路设计中标识在时钟偏差最小化期间可以被忽略的顺序电路元件的集合,其中所述顺序电路元件的集合包括其数据管脚具有大于阈值松弛值的松弛值的顺序电路元件;
基于标识的顺序电路元件的所述集合来生成时钟树综合例外;以及
基于所述时钟树综合例外创建向所述电路设计中的一个或多个顺序电路元件分配时钟信号的电路。
6.根据权利要求5所述的非瞬态计算机可读存储介质,其中所述顺序电路元件的集合包括由于结构的原因其时钟偏差不能与其他顺序电路元件平衡的顺序电路元件。
7.根据权利要求5所述的非瞬态计算机可读存储介质,其中所述顺序电路元件的集合包括与所述时钟树中的其他顺序时序元件不具有时序关系的顺序时序元件。
8.根据权利要求5所述的非瞬态计算机可读存储介质,其中所述阈值松弛值对应于足够大的松弛使得时钟偏差不被预期为引起所述数据管脚处的时序违规。
9.一种用于针对电路设计生成时钟树综合例外的装置,包括:
处理器;以及
存储指令的非瞬态计算机可读存储介质,所述指令在被所述处理器执行时使得所述装置执行用于针对所述电路设计生成时钟树综合例外的方法,所述方法包括:
在所述电路设计中标识在时钟偏差最小化期间可以被忽略的顺序电路元件的集合,其中所述顺序电路元件的集合包括其数据管脚具有大于阈值松弛值的松弛值的顺序电路元件;
基于标识的顺序电路元件的所述集合来生成时钟树综合例外;以及
基于所述时钟树综合例外创建向所述电路设计中的一个或多个顺序电路元件分配时钟信号的电路。
10.根据权利要求9所述的装置,其中所述顺序电路元件的集合包括由于结构的原因其时钟偏差不能与其他顺序电路元件平衡的顺序电路元件。
11.根据权利要求9所述的装置,其中所述顺序电路元件的集合包括与所述时钟树中的其他顺序时序元件不具有时序关系的顺序时序元件。
12.根据权利要求9所述的装置,其中所述阈值松弛值对应于足够大的松弛使得时钟偏差不被预期为引起所述数据管脚处的时序违规。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美商新思科技有限公司,未经美商新思科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480007956.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:使用动态数据识别编码来保护可访问的系统
- 下一篇:地点搜索装置