[实用新型]处理器模块检测装置及系统有效
| 申请号: | 201420477224.7 | 申请日: | 2014-08-23 |
| 公开(公告)号: | CN204117136U | 公开(公告)日: | 2015-01-21 |
| 发明(设计)人: | 廖令 | 申请(专利权)人: | 航天科工深圳(集团)有限公司 |
| 主分类号: | G06F11/22 | 分类号: | G06F11/22 |
| 代理公司: | 深圳市睿智专利事务所 44209 | 代理人: | 郭文姬;罗兴元 |
| 地址: | 518048 广东省深圳*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 处理器 模块 检测 装置 系统 | ||
1.一种处理器模块检测装置,其特征在于:
包括用于电连接处理器模块各端口的处理器模块端子单元,用于检测处理器模块串口的、电连接处理器模块端子单元的串口检测单元,用于检测处理器模块的网络接口和通用串行总线接口的、电连接处理器模块端子单元的至少一外围接口检测单元,用于检测处理器模块数据总线和地址总线的、电连接处理器模块端子单元的静态随机存取存储器,用于检测处理器模块各输入/输出端口的、电连接处理器模块端子单元的输入/输出端口检测单元,用于为装置提供电源的、电连接处理器模块端子单元的电源输入单元,用于显示检测状态的、电连接处理器模块端子单元的状态指示单元;所述状态指示单元包括至少一个状态指示灯。
2.根据权利要求1所述的处理器模块检测装置,其特征在于:
所述串口检测单元包括串口收发器芯片、第一短接帽和第二短接帽,所述处理器模块包括第一串口和第二串口;
当处理器模块设置在处理器模块端子单元内时,所述串口收发器芯片的第一发送接口电连接处理器模块的第一串口的接收端,该串口收发器芯片的第二接收接口电连接处理器模块的第一串口的发送端;所述串口收发器芯片的第三发送接口电连接处理器模块的第二串口的接收端,该串口收发器芯片的第四接收接口电连接处理器模块的第二串口的发送端;
所述串口检测单元还设置有电连接第一串口的发送端的第一短接节点,电连接第一串口的接收端的第三短接节点,电连接第二串口的发送端的第二短接节点,电连接第二串口的接收端的第四短接节点;当串口检测单元启动检测时,所述第一短接帽电连接第一、第四短接节点,第二短接帽电连接第二、第三短接节点。
3.根据权利要求1所述的处理器模块检测装置,其特征在于:
所述静态随机存取存储器采用存储器芯片IS61LV256AL-10TI,包括八个地址总线接口和十五个数据总线接口;
当处理器模块设置在处理器模块端子单元内时,所述处理器模块的地址总线电连接静态随机存取存储器的地址总线接口,处理器模块的数据总线电连接静态随机存取存储器的数据总线接口,通过对静态随机存取存储器读写数据检测处理器模块的总线电路。
4.根据权利要求1所述的处理器模块检测装置,其特征在于:
所述输入/输出端口检测单元包括至少一个数据缓存器,以及至少一个3/8译码器;所述数据缓存器采用总线收发器芯片SN74HC245DW,包括八个数据输入端口和八个数据输出端口;
当处理器模块设置在处理器模块端子单元内时,所述处理器模块的所有输入/输出端口分别电连接各数据缓存器的输入端口;所述处理器模块的三个地址总线电连接3/8译码器的输入端,该3/8译码器的输出端分别电连接数据缓存器的片选信号输入端;处理器模块通过读取数据缓存器的数据输出端口判断检测处理器模块输入/输出端口的电路通道是否正确。
5.根据权利要求1所述的处理器模块检测装置,其特征在于:
还包括用于显示检测结果的、电连接处理器模块端子单元的液晶显示器单元。
6.根据权利要求1所述的处理器模块检测装置,其特征在于:
还包括用于检测处理器模块功耗的、电连接处理器模块端子单元的电流检测单元。
7.根据权利要求1所述的处理器模块检测装置,其特征在于:
还包括用于复位检测装置的、电连接处理器模块端子单元的复位电路单元。
8.根据权利要求1所述的处理器模块检测装置,其特征在于:
还包括用于调试处理器模块的、电连接处理器模块端子单元的调试烧录单元。
9.根据权利要求1所述的处理器模块检测装置,其特征在于:
所述处理器模块包括处理器,电连接该处理器的闪存存储器、随机存取存储器、时钟芯片和用于实现特定功能的外围器件;所述处理器、闪存存储器、随机存取存储器、时钟芯片和外围器件都安装在一印刷电路板上。
10.一种处理器模块检测系统,其特征在于:
包括至少一处理器模块检测装置和直流电源;
处理器模块检测装置包括用于电连接处理器模块各端口的处理器模块端子单元,用于检测处理器模块串口的、电连接处理器模块端子单元的串口检测单元,用于检测处理器模块的网络接口和通用串行总线接口的、电连接处理器模块端子单元的至少一外围接口检测单元,用于检测处理器模块数据总线和地址总线的、电连接处理器模块端子单元的静态随机存取存储器,用于检测处理器模块各输入/输出端口的、电连接处理器模块端子单元的输入/输出端口检测单元,用于显示检测状态的、电连接处理器模块端子单元的状态指示单元;所述状态指示单元包括至少一个状态指示灯;
所述处理器模块检测装置各自的电源输入端口并联电连接所述直流电源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天科工深圳(集团)有限公司,未经航天科工深圳(集团)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420477224.7/1.html,转载请声明来源钻瓜专利网。





