[实用新型]CDR鉴相器系统有效
申请号: | 201420275490.1 | 申请日: | 2014-05-27 |
公开(公告)号: | CN203896333U | 公开(公告)日: | 2014-10-22 |
发明(设计)人: | 张子澈 | 申请(专利权)人: | 四川和芯微电子股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | cdr 鉴相器 系统 | ||
1.一种CDR鉴相器系统,包括采样器,系统时钟对其相位进行延迟形成采样时钟,所述采样器在采样时钟不同的相位时间点对输入的数据信息进行采样,其特征在于,还包括至少四组鉴相设备及两个或门,每组所述鉴相设备包括鉴相器、第一触发器及第二触发器,采样器将在采样时钟三个连续相位时间点采样获得的采样信息输入各个所述鉴相器,所述鉴相器对输入的采样信息进行对比分析,且各个所述鉴相器具有两个输出端,所述鉴相器的第一输出端与所述第一触发器的输入端连接,所述鉴相器的第二输出端与所述第二触发器的输入端连接;系统时钟一与当前采样时钟的相位相异的时钟分别输入所述第一触发器与第二触发器的时钟控制端,系统时钟另一与当前采样时钟的相位相异的时钟分别输入所述第一触发器与第二触发器的使能端;每组鉴相设备的所述第一触发器的输出端均与一个所述或门的输入端连接,每组鉴相设备的所述第二触发器的输出端均与另一个所述或门的输入端连接。
2.如权利要求1所述的CDR鉴相器系统,其特征在于,所述采样时钟为系统时钟延迟0-N个延迟单位后的时钟,且每个延迟单位的长度为输入数据信息长度的一半,N为正整数。
3.如权利要求2所述的CDR鉴相器系统,其特征在于,输入每个所述鉴相器的三个采样信息,第一个采样信息为采样前一个数据信息中间位置获得的采样信息,第二个采样信息为采样前一个数据信息与后一个数据信息翻转位置获得的采样信息,第三个采样信息为采样后一个数据信息中间位置获得的采样信息,且该两数据信息为相邻的两数据信息。
4.如权利要求1所述的CDR鉴相器系统,其特征在于,输入各个所述第一触发器与第二触发器的时钟均为采样数据信息中间位置的采样时钟。
5.如权利要求1所述的CDR鉴相器系统,其特征在于,所述鉴相设备为四组,所述第一组鉴相设备的第一触发器与第二触发器的时钟控制端输入的采样时钟为延迟了6个延迟单位的系统时钟,所述第一组鉴相设备的第一触发器与第二触发器的使能端输入的采样时钟为延迟了4个延迟单位的系统时钟;所述第二组鉴相设备的第一触发器与第二触发器的时钟控制端输入的采样时钟为延迟了0个延迟单位的系统时钟,所述第二组鉴相设备的第一触发器与第二触发器的使能端输入的时钟为延迟了6个延迟单位的系统时钟;所述第三组鉴相设备的第一触发器与第二触发器的时钟控制端输入的采样时钟为延迟了2个延迟单位的系统时钟,所述第三组鉴相设备的第一触发器与第二触发器的使能端输入的采样时钟为延迟了0个延迟单位的系统时钟;所述第四组鉴相设备的第一触发器与第二触发器的时钟控制端输入的采样时钟为延迟了4个延迟单位的系统时钟,所述第四组鉴相设备的第一触发器与第二触发器的时钟控制端输入的采样时钟为延迟了2个延迟单位的系统时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川和芯微电子股份有限公司,未经四川和芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420275490.1/1.html,转载请声明来源钻瓜专利网。