[发明专利]一种阵列基板和显示装置有效
| 申请号: | 201410856588.0 | 申请日: | 2014-12-31 |
| 公开(公告)号: | CN104464680B | 公开(公告)日: | 2018-01-23 |
| 发明(设计)人: | 衣志光 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36 |
| 代理公司: | 北京聿宏知识产权代理有限公司11372 | 代理人: | 朱绘,张文娟 |
| 地址: | 518132 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 阵列 显示装置 | ||
技术领域
本发明涉及显示技术领域,具体地说,涉及一种阵列基板和显示装置。
背景技术
TFT(Thin Film Transistor,薄膜场效应晶体管)-LCD(Liquid Crystal Display,液晶显示器)主要由液晶面板、栅线驱动器(也称栅线驱动电路)、数据驱动器(也称数据驱动电路)、时序控制器、伽马电压生成器和背光源组成。液晶面板由阵列基板和彩膜基板以及液晶构成。数据线和栅线形成在阵列基板上,设置在数据线和栅线交叉处的TFT用于将数据驱动器输出的数据信号传送到阵列基板的像素电极上,以驱动像素电极对应的液晶。
栅线驱动器通过扇形走线连接各条栅线,为各栅线提供栅线驱动信号。但在同一条栅线上,从靠近栅线驱动器的初始段到远离栅线驱动器的末尾段,各位置的栅线驱动信号都存在一定的RC Delay(电阻电容延迟),导致同一栅线末尾段的TFT的驱动时间小于初始段的TFT的驱动时间。进而将导致初始段对应的像素电极的充电量大于末尾段对应的像素电极的充电量,初始段对应的像素电极甚至可能出现过充的现象,使得同一行的各亚像素单元的出光量出现偏差,降低了LCD的显示效果。
发明内容
本发明的目的在于提供一种阵列基板和显示装置,可改善同一行各亚像素单元的出光量不一致的现象。
本发明第一方面提供了一种阵列基板,该阵列基板包括若干阵列排布的亚像素单元和设置于阵列基板一侧的栅线驱动器,各亚像素单元对应设置有像素电极和公共电极线,所述像素电极和所述公共电极线部分相对形成存储电容;
同一亚像素单元行中,各亚像素单元的存储电容自靠近所述栅线驱动器的一端向远离所述栅线驱动器的一端逐渐减小。
其中,同一亚像素单元行中,对于与所述栅线驱动器的距离最小的亚像素单元和与所述栅线驱动器的距离最大的亚像素单元而言,其二者的存储电容的比值与其二者的像素电极的实际充电时长的比值相等。
其中,与所述栅线驱动器距离最小的亚像素单元和与所述栅线驱动器距离最大的亚像素单元的存储电容的比值为:
其中,T1为每一亚像素单元的理论充电时长,T2为每一亚像素单元的延迟充电时长,n为亚像素单元行中的亚像素单元的个数。
其中,每一亚像素单元的理论充电时长为每一帧图像的显示时长与该阵列基板的栅线的条数的比值。
其中,每一亚像素单元的延迟时长为该亚像素单元对应的栅线电阻与寄生电容的乘积,所述寄生电容为栅线和源极、漏极构成的。
其中,同一亚像素单元行中,各亚像素单元的像素电极与公共电极线的相对面积自靠近所述栅线驱动器的一端向远离所述栅线驱动器的一端逐渐减小。
其中,同一亚像素单元行的任意两个相邻的亚像素单元中,距离所述栅线驱动器较近的亚像素单元的存储电容与距离所述栅线驱动器较远的亚像素单元的存储电容的差值固定不变。
其中,同一亚像素单元行的任意两个相邻的亚像素单元中,其二者存储电容的比值为其二者的实际充电时间的比值。
其中,每一亚像素单元行包括5760个亚像素单元。
本发明带来了以下有益效果:在本发明实施例的技术方案中,为了保证同一亚像素单元行中的各亚像素单元的像素电极的充电效果相同或近似相同,各亚像素单元的存储电容可自靠近栅线驱动器的一端向远离栅线驱动器的一端逐渐减小。虽然每一亚像素单元的TFT的驱动时间没变,但是存储电容的大小不一,且TFT的驱动时间越长的亚像素单元的存储电容越大。存储电容的存在,可延长像素电极充电至指定电位的时间。通过调节存储电容的大小,可使得同一亚像素单元行中的各亚像素单元的像素电极均充电至指定电位,保证了显示装置的显示效果。
本发明第二方面提供了一种显示装置,该显示装置包括上述的阵列基板、以及与所述阵列基板配合的彩膜基板。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
图1是阵列基板的结构示意图;
图2是亚像素单元的结构示意图。
附图标记说明:
1—第一亚像素单元;2—第二亚像素单元;3—栅线;
4—数据线;5—源极;6—漏极;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410856588.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种纳米纤维泡沫基吸音材料的制备方法
- 下一篇:一种显示装置





