[发明专利]一种基于FPGA的反三角函数实现方法在审
| 申请号: | 201410783822.1 | 申请日: | 2014-12-17 |
| 公开(公告)号: | CN105760349A | 公开(公告)日: | 2016-07-13 |
| 发明(设计)人: | 王栋;连仲勋;杨鑫 | 申请(专利权)人: | 陕西培元电子科技有限公司 |
| 主分类号: | G06F17/15 | 分类号: | G06F17/15 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 710077 陕西省西安市雁塔区*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 三角函数 实现 方法 | ||
1.一种基于FPGA的反三角函数实现方法,包括反三角函数实现器,其特征在于:所述反三角函数实现器包括处理器、寄存器组模块、运算控制模块、运算模块、FPGA控制模块;
所述处理器输入端与寄存器组模块输出端电连接,寄存器组模块输出端与运算控制模块输入端电连接,所述运算控制模块输出端与运算模块输入端电连接,所述处理器输出端、寄存器组模块输出端、运算控制模块输出端和运算模块输出端与FPGA控制模块输入端电连接。
2.根据权利要求1所述的一种基于FPGA的反三角函数实现方法,其特征在于:所述寄存器组模块包括A类寄存器、运行控制寄存器、计算状态寄存器、运算命令寄存器、计算精度寄存器、计算结果寄存器、操作数寄存器和总线接口;
所述A类寄存器输出端、运行控制寄存器输出端、计算状态寄存器输出端、运算命令寄存器输出端、计算精度寄存器输出端、计算结果寄存器输出端、操作数寄存器输出端和总线接口输出端与寄存器组模块输入端电连接。
3.根据权利要求1所述的一种基于FPGA的反三角函数实现方法,其特征在于:所述运算模块包括若干个加减法器和若干个移位器;所述加减法器输出端和移位器输出端与运算模块输入端电连接。
4.根据权利要求1所述的一种基于FPGA的反三角函数实现方法,其特征在于:所述反三角函数实现器还包括电源模块、复位模块和开关模块;
所述电源模块输出端、复位模块输出端和开关模块输出端分别与FPGA控制模块输入端电连接。
5.根据权利要求1所述的一种基于FPGA的反三角函数实现方法,其特征在于:所述反三角函数实现器还包括显示屏和键盘输入模块;
所述显示屏输入端与FPGA控制模块输出端电连接,所述键盘输入模块输出端与FPGA控制模块输入端电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陕西培元电子科技有限公司,未经陕西培元电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410783822.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:包覆式可调式扭力转轴
- 下一篇:一种串行接口系统





