[发明专利]一种以太网物理层芯片状态的传送方法和装置有效
| 申请号: | 201410586961.5 | 申请日: | 2014-10-28 |
| 公开(公告)号: | CN104320317B | 公开(公告)日: | 2019-03-15 |
| 发明(设计)人: | 李昀嵩 | 申请(专利权)人: | 新华三技术有限公司 |
| 主分类号: | H04L12/40 | 分类号: | H04L12/40 |
| 代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 张驰;宋志强 |
| 地址: | 310052 浙*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 以太网 物理层 芯片 状态 传送 方法 装置 | ||
1.一种以太网物理层PHY芯片状态的传送方法,其特征在于,该方法应用于在CPU与各个PHY芯片之间布置的中间装置,该中间装置通过高速总线与CPU连接,而且通过串行管理接口SMI总线与各个PHY芯片连接;所述中间装置存储各个PHY芯片的地址以及位于各个PHY芯片中的状态寄存器的偏移;该方法包括:
根据各个PHY芯片的地址以及位于各个PHY芯片中的各个状态寄存器的偏移确定各个状态寄存器的地址,经由SMI总线读取各个PHY芯片中的各个状态寄存器,以一次性地获取各个PHY芯片的状态值;
在中间装置的本地存储所述PHY芯片的状态值;
在中间装置的本地创建定时器,根据预定时间间隔经由高速总线主动向CPU上报所述本地存储的PHY芯片的状态值;或
CPU创建定时器,根据预定时间间隔经由高速总线主动获取所述本地存储的PHY芯片的状态值。
2.根据权利要求1所述的方法,其特征在于,所述获取各个PHY芯片的状态值包括:
按照预定时间间隔经由SMI总线访问所述各个PHY芯片的各个状态寄存器,以一次性地获取各个PHY芯片的状态值。
3.根据权利要求1所述的方法,其特征在于,该方法还包括:
经由高速总线接收CPU发送的PHY芯片读写访问请求;
经由SMI总线将所述PHY芯片读写访问请求传送到PHY芯片。
4.根据权利要求1-3中任一项所述的方法,其特征在于,所述高速总线包括:外围元件互连PCI总线、PCI-e总线、串行高级技术附件SATA总线、通用串行总线USB、RapidIO总线的一种。
5.一种以太网物理层PHY芯片状态的传送装置,其特征在于,该装置应用于在CPU与各个PHY芯片之间布置的中间装置,该中间装置通过高速总线与CPU连接,而且通过串行管理接口SMI总线与各个PHY芯片连接,所述中间装置存储各个PHY芯片的地址以及位于各个PHY芯片中的各个状态寄存器的偏移;该装置包括:
PHY芯片读取模块,用于根据各个PHY芯片的地址以及位于各个PHY芯片中的各个状态寄存器的偏移确定各个状态寄存器的地址,经由SMI总线读取各个PHY芯片的各个状态寄存器,以一次性地获取各个PHY芯片的状态值;
状态值存储模块,用于在中间装置的本地存储所述PHY芯片的状态值;
状态值发送模块,用于在中间装置的本地创建定时器,根据预定时间间隔经由高速总线主动向CPU上报所述本地存储的PHY芯片的状态值;或,使能CPU创建定时器,由CPU根据预定时间间隔经由高速总线主动获取所述本地存储的PHY芯片的状态值。
6.根据权利要求5所述的装置,其特征在于,
PHY芯片读取模块,具体用于按照预定时间间隔经由SMI总线访问所述各个PHY芯片的各个状态寄存器,以一次性地获取PHY芯片的状态值。
7.根据权利要求5所述的装置,其特征在于,还包括:
访问请求接收模块,用于经由高速总线接收CPU发送的PHY芯片读写访问请求;
访问请求传送模块,用于经由SMI总线将所述PHY芯片读写访问请求传送到PHY芯片。
8.根据权利要求5-7中任一项所述的装置,其特征在于,所述高速总线包括:外围元件互连PCI总线、PCI-e总线、串行高级技术附件SATA总线、通用串行总线USB、RapidIO总线的一种。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三技术有限公司,未经新华三技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410586961.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种海味水果粥及其制备方法
- 下一篇:一种羔羊饲料及其制备方法





