[发明专利]三层架构的可配回路全数字式电能质量监测装置及方法在审
申请号: | 201410531103.0 | 申请日: | 2014-10-10 |
公开(公告)号: | CN104280636A | 公开(公告)日: | 2015-01-14 |
发明(设计)人: | 曾幼松;陶宇;曾伟;刘丰;王新华;刘大川;文湘晖;汪治国;陈新亮;熊伟;谢渊;刘国良;陈坚;李雪涛;郭丹阳;赵艳;高晨疑;陈欣荣 | 申请(专利权)人: | 深圳市中电电力技术股份有限公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 深圳市科吉华烽知识产权事务所(普通合伙) 44248 | 代理人: | 于标 |
地址: | 518040 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 三层 架构 回路 数字式 电能 质量 监测 装置 方法 | ||
技术领域
本发明涉及电力领域,尤其涉及三层架构的可配回路全数字式电能质量监测装置及方法。
背景技术
目前,数字化变电站已经成为电力系统的发展趋势。目前,国内外的研究多集中在数字化变电站的继电保护及综自部分,专门针对应用于数字化变电站的电能质量监测系统的研究在国内外并不多见,多数电能质量监测装置也不能接入变电站的合并单元;数字式电能质量在线监测装置与传统的电能质量装置接入要求不同。在硬件层面应提供对数字化变电站过程层的ST多模100M光纤以太网接口,在软件层面应该能解析IEC 61850 9-1/2(对应国标DL/T860-91/92)的数据帧。
电子式互感器传输给合并单元的数字采样信号(一般为IEC 60044-7/8标准帧数据),合并单元输出的IEC 61850-9-2标准帧数字采样值信号的采样频率较低。目前大部分电子式互感器标准以200点/周波速率传输采样值到合并单元,合并单元再抽值为80点或者保持200点输出,所以目前的合并单元大多是80和200这两种输出速率。这样低的采样率,不能满足电能质量指标的精度要求,电能质量装置相比于保护和计量设备,必须采用高采样率的数据才能保证装置具有高精度的计算结果。要完成电能质量指标的分析,采样率最少要达到512点每周波,国内还没有适应高速采样的数字式电能质量分析装置。但是高速数据采样与解码会对装置负荷产生很大的压力,如果是多回路同时进行监测,那么对装置要求更高。必须采用合理的架构并根据各层架构的特点合理的分别任务。
目前的合并单元都是按照等时间间隔输出数字化采样信号的,这时如果电网频率发生偏离(譬如偏离到50.1Hz),由于无法进行硬件频率跟踪,造成周波采样时间与实际波形的周波时间不相等,这种情况下如果仍采用常规装置的谐波计算算法,就会发生严重的频谱泄露,谐波次数越高的计算误差越大,无法做到精确的谐波分析。
发明内容
为了解决现有技术中的问题,本发明提供了一种三层架构的可配回路全数字式电能质量监测装置。
本发明提供了一种三层架构的可配回路全数字式电能质量监测装置,包括数据处理单元、DSP计算单元、FPGA前置单元,所述数据处理单元与所述DSP计算单元相连,所述DSP计算单元与所述FPGA前置单元相连。
作为本发明的进一步改进,该可配回路全数字式电能质量监测装置还包括合并单元,所述FPGA前置单元与所述合并单元连接,所述FPGA前置单元用于对合并单元传输过来的数据信号进行解码、数据重采样,并上传给所述DSP计算单元;
所述DSP计算单元用于接收所述FPGA前置单元上传的采样数据,利用采样数据完成电能质量的分析;
所述数据处理单元用于对所述DSP计算单元上传的计算结果完成统计、管理存储、通信传输、人机交互、以及遥控遥信。
作为本发明的进一步改进,所述FPGA前置单元包括二阶巴特沃兹滤波器,通过二阶巴特沃兹滤波器滤除原始数字采样数据的谐波分量得到基波信号;
对基波信号采样过零点算法确定每周波点数,根据采样点间隔,换算基波周期,然后换算成基波频率,实现了软件测频;
得到频率之后,判断频率是否偏离工频,如果偏离大于一个阈值,那么对设定时间内的数据进行二阶牛顿插值;
根据基波频率确定重采样间隔,根据重采样间隔,采样二阶牛顿插值对原始数字采样值进行重采样。
作为本发明的进一步改进,该可配回路全数字式电能质量监测装置能够处理高达每周波512点的高速采样数据,并最多可同时监测16回路的电能质量。
作为本发明的进一步改进,所述数据处理单元分别与存储器、显示器、按键相连;所述FPGA前置单元与所述合并单元通过光纤以太网连接。
作为本发明的进一步改进,所述显示器为彩屏液晶显示器,该可配回路全数字式电能质量监测装置还包括与所述数据处理单元相连的GPS对时接口。
作为本发明的进一步改进,所述数据处理单元与所述DSP计算单元通过内部以太网相连,所述DSP计算单元与所述FPGA前置单元通过FPGA内部实现的双口RAM相连。
作为本发明的进一步改进,每个FPGA前置单元与一个DSP计算单元组成一个测量模块,每个测量模块能够进行4个回路的电能质量监测,用户根据现场实际情况进行测量模块的配置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中电电力技术股份有限公司,未经深圳市中电电力技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410531103.0/2.html,转载请声明来源钻瓜专利网。