[发明专利]一种Trivium算法密钥序列生成器的设计方法在审
| 申请号: | 201410467233.2 | 申请日: | 2014-09-15 |
| 公开(公告)号: | CN104202156A | 公开(公告)日: | 2014-12-10 |
| 发明(设计)人: | 苏振宇 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
| 主分类号: | H04L9/06 | 分类号: | H04L9/06 |
| 代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜明 |
| 地址: | 250101 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 trivium 算法 密钥 序列 生成器 设计 方法 | ||
1.一种Trivium算法密钥序列生成器的设计方法,其特征在于其具体实现过程为:
一、设置三个移位寄存器模块和一个组合逻辑模块,三个移位寄存器模块均连接该组合逻辑模块,组合逻辑模块输出S_out信号,该S_out信号为密钥序列输出信号;
二、设置输入接口,该输入接口输入CLK信号、RST信号、IV[79..0]信号和IV_load信号,且CLK信号、RST信号、IV[79..0]信号和IV_load信号均接入上述三个移位寄存器,其中
CLK信号为输入信号,是密钥序列生成器的时钟信号;
RST信号为输入信号,是密钥序列生成器的复位信号,低电平有效;
IV[79..0]信号为输入信号,80 bit初始向量;
IV_load信号为输入信号,IV 向量加载使能信号,高电平有效;
三、当RST信号为低电平时对密钥序列生成器进行复位,此时三个移位寄存器的值均为0,密钥序列的输出为0比特流;
四、密钥序列生成器开始工作,首先对其进行初始化操作,即在IV_load信号为高电平时,把80位的初始向量IV加载到三个移位寄存器中;
五、在0~1152个时钟周期内,该密码序列生成器计时4×288次,即1152次,不产生密码序列输出,保证充分随机化密码;
六、从第1153个时钟周期开始,密钥序列从输出端S_out输出。
2.根据权利要求1所述的一种Trivium算法密钥序列生成器的设计方法,其特征在于:所述CLK信号通过时钟引脚输入,该时钟引脚外接晶体振荡器,其时钟频率与密钥序列速度成正比,即时钟频率越高生成的密钥序列速度越快。
3.根据权利要求1所述的一种Trivium算法密钥序列生成器的设计方法,其特征在于:所述三个移位寄存器具体为:
移位寄存器A:该寄存器是一个93位长度的并行输入、并行输出的移位寄存器,每个时钟周期数据由低位向高位移位;其中A_65、A_68、A_90、A_91和A_92分别是寄存器A的第65位、68位、90位、91位和92位的输出,输入到组合逻辑模块中;
移位寄存器B:该寄存器是一个84位长度的并行输入、并行输出的移位寄存器,每个时钟周期数据由低位向高位移位;B_68、B_77、B_81、B_82和B_83分别是寄存器B的第68位、77位、81位、82位和83位的输出,输入到组合逻辑模块中;
移位寄存器C:该寄存器是一个111位长度的并行输入、并行输出的移位寄存器,每个时钟周期数据由低位向高位移位;C_65、C_86、C_108、C_109和C_110分别是寄存器C的第65位、86位、108位、109位和110位的输出,输入到组合逻辑模块中。
4.根据权利要求3所述的一种Trivium算法密钥序列生成器的设计方法,其特征在于:所述组合逻辑模块是实现数据流的组合逻辑反馈和密钥序列的输出,具体为:
A_90、A_91进行“逻辑与and”操作后与A_65、A_92进行“异或xor”操作,形成Con_A信号,即:
Con_A =(A_90 and A_91)xor A_65 xor A_92;
B_81、B_82进行“逻辑与and”操作后与B_68、A_83进行“异或xor”操作,形成Con_B信号,即:
Con_B =(B_81 and B_82)xor B_68 xor B_83;
C_108、C_109进行“逻辑与and”操作后与C_65、C_110进行“异或xor”操作,形成Con_C信号,即:
Con_C = (C_108 and C_109)xor C_65 xor C_110;
Con_C与A_68“异或”后作为移位寄存器A的第0位输入,即:
A_in[0] = Con_C xor A_68;
Con_A与B_77“异或”后作为移位寄存器B的第0位输入,即:
B_in[0] = Con_A xor B_77;
Con_B与C_86“异或”后作为移位寄存器C的第0位输入,即:
C_in[0] = Con_B xor C_86;
Con_A、Con_B、Con_C“异或”后作为密钥序列的输出,即:
S_out = Con_A xor Con_B xor Con_C。
5.根据权利要求4所述的一种Trivium算法密钥序列生成器的设计方法,其特征在于:所述步骤四中的初始化操作为:在IV_load信号为高电平时,把80位的初始向量IV加载到移位寄存器A的A_in[79..0],A_in[92..80]置为0;IV同时加载到移位寄存器B的B_in[79..0],B_in[83..80]置为0;移位寄存器C的C_in[110..108]置为1,C_in[107..0]置为0。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司;,未经浪潮电子信息产业股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410467233.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:密钥分发方法和设备
- 下一篇:一种基于FM-DCSK保密通信方法





