[发明专利]程序加载方法、芯片启动方法、装置及主控设备有效

专利信息
申请号: 201410437192.2 申请日: 2014-08-29
公开(公告)号: CN104199699B 公开(公告)日: 2017-06-16
发明(设计)人: 吴磊 申请(专利权)人: 北京经纬恒润科技有限公司
主分类号: G06F9/445 分类号: G06F9/445;G06F9/50
代理公司: 北京集佳知识产权代理有限公司11227 代理人: 王宝筠
地址: 100101 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 程序 加载 方法 芯片 启动 装置 主控 设备
【说明书】:

技术领域

发明涉及电子技术领域,更具体地说,涉及一种程序加载方法、芯片启动方法、装置及主控设备。

背景技术

C66x系列的DSP芯片是德州仪器(TI)公司推出的基于Keystone架构的多处理器核心DSP芯片(即多核DSP芯片,以下简称DSP芯片)。该种DSP芯片最多拥有8个C66x处理器核心,可与多种外部设备进行通信。

C66x系列的DSP芯片在启动过程中,根据实际需要会将DSP程序从主控设备加载到DSP芯片中。DSP程序的加载是在DSP芯片启动的过程中完成的。DSP芯片的一种启动方式为二次引导启动方式,该启动方式包括一级启动引导过程和二级启动引导过程。在二次引导启动方式中,DSP程序的加载过程为:DSP芯片上电后,在一级启动引导过程中第一处理器核心获取一级启动设备类型,然后从相应类型的主控设备中读取并执行二级启动引导程序以执行二级启动引导过程,在二级启动引导过程中,第一处理器核心获取二级启动设备类型,然后等待主控设备以与该二级启动设备类型相对应的通信方式将待加载DSP程序写入DSP芯片的内存中,并将待加载DSP程序的入口地址写入与第一处理器核心相对应的寄存器中,实现DSP程序加载。

目前,在C66x系列的DSP芯片的二次引导启动的过程中,只有一个处理器核心(即第一处理器核心)可以执行一级启动过程和二级启动过程,其它的处理器核心只执行一级启动过程,且在执行完一级启动过程后,均处于空闲状态,而不参与DSP程序加载过程,如果需要为其它的处理器核心加载DSP程序,则需要由第一处理器核心将待加载DSP程序的入口地址写入与其它处理器核心相对应的寄存器中,实现其他处理器核心的DSP程序加载,然后第一处理器核心向其它处理器核心发送中断信号以唤醒其它处理器核心,从而其它处理器可以跳转至程序入口地址执行所加载的DSP程序。

由此可知,目前的DSP加载过程中,由于只有第一处理器核心可以执行DSP加载过程,其它的处理器核心的DSP程序加载则需要通过第一处理器核心引导加载方式实现,即由第一处理器核心将待加载DSP程序的入口地址写入与其它处理器核心相对应的寄存器中实现DSP程序加载,那么,这就意味着,目前的这种DSP程序加载方式,DSP芯片中的所有处理器核心只能加载同一套DSP程序,而在实际使用过程中,可能需要不同的处理器核心加载不同的DSP程序,因此,如何实现不同的处理器核心加载不同的DSP程序成为亟待解决的问题。

发明内容

本发明的目的是提供一种DSP程序加载方法、芯片启动方法、装置及主控设备,以实现不同的处理器核心加载不同的DSP程序。

为实现上述目的,本发明提供了如下技术方案:

一种程序加载方法,应用于主控设备,所述主控设备可以与多处理器核心芯片进行通信,所述主控设备在接收到所述多处理器核心芯片在二级启动引导过程中发送的内存分配请求时,从所述主控设备的内存空间中分配与所述多处理器核心芯片中的内存空间和寄存器空间相对应的内存空间,并将为所述多处理器核心芯片分配的内存空间和寄存器空间的起始地址写入所述多处理器核心芯片中的第一寄存器中,以便于所述主控设备通过访问为所述多处理器核心芯片分配的内存空间实现对所述多处理器核心芯片的内存空间和寄存器空间的访问;所述程序加载方法包括:

确定至少一个目标处理器核心;

确定与每一个目标处理器核心相对应的待加载程序;

将与第i个目标处理器核心相对应的待加载程序写入多处理器核心芯片中与所述第i个目标处理器核心对应的内存中;

确定所述与第i个目标处理器核心相对应的待加载程序在所述多处理器核心芯片的内存中的第一入口地址;

将所述第一入口地址写入与所述第i个目标处理器核心相对应的第二寄存器中。

上述方法,优选的,在将所述第一入口地址写入与所述第i个目标处理器核心相对应的第二寄存器中之后,还包括:

写与所述第i个目标处理器核心相对应的第三寄存器,以向所述第i个目标处理器核心发送中断信号,以指示所述第i个目标处理器核心从所述第一入口地址处开始执行加载至与所述第i个处理器核心相对应的内存中的程序。

上述方法,优选的,在确定至少一个目标处理器核心之后,将与第i个目标处理器核心相对应的待加载程序写入多处理器核心芯片中与所述第i个目标处理器核心对应的内存中之前还包括:

写与所述第i个目标处理器核心相对应的第四寄存器,以指示所述目标处理器核心在所述第i个目标处理器核心重新启动后进入空闲状态;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京经纬恒润科技有限公司,未经北京经纬恒润科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410437192.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top