[发明专利]时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法有效
申请号: | 201410347277.1 | 申请日: | 2014-07-21 |
公开(公告)号: | CN104467757B | 公开(公告)日: | 2017-05-03 |
发明(设计)人: | 达鲁斯·D·嘉斯金斯;詹姆斯·R·隆柏格 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135;H03K5/14;H03L7/08 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 梁挥,祁建国 |
地址: | 中国台湾新北市新店*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 脉冲 系统 集成电路 以及 产生 方法 | ||
1.一种时钟脉冲系统,其特征在于,用以经由一对齐位置接收一参考时钟脉冲信号,并且产生一功能时钟脉冲信号,其中上述功能时钟脉冲信号经由一时钟脉冲路径提供至一功能电路,该时钟脉冲系统包括:
一低频带锁相回路,具有接收上述参考时钟脉冲信号的参考输入端、接收一回授时钟脉冲信号的回授输入端、以及提供一滤波时钟脉冲信号的输出端;
一高频带锁相回路,具有接收上述滤波时钟脉冲信号的参考输入端、提供上述功能时钟脉冲信号的输出端、以及经由一本地回授路径耦接至上述高频带锁相回路的上述输出端的回授输入端;以及
一延迟路径,耦接于上述低频带锁相回路的上述输出端以及上述对齐位置之间,用以提供上述回授时钟脉冲信号至上述低频带锁相回路,其中上述延迟路径用来产生一延迟而与承载上述功能时钟脉冲信号的上述时钟脉冲路径相匹配。
2.如权利要求1所述的时钟脉冲系统,其特征在于,上述低频带锁相回路的频带的选择用以降低输入抖动,其中上述高频带锁相回路的频带的选择用以降低内部抖动。
3.如权利要求1所述的时钟脉冲系统,其特征在于,上述低频带锁相回路所产生的上述滤波时钟脉冲信号的频率与上述参考时钟脉冲信号的频率相同,上述高频带锁相回路所产生的上述功能时钟脉冲信号的频率大于上述滤波时钟脉冲信号的频率。
4.如权利要求1所述的时钟脉冲系统,其特征在于,上述本地回授路径与上述高频带锁相回路承受相同的电压以及相同的温度。
5.如权利要求1所述的时钟脉冲系统,其特征在于,上述延迟路径与上述时钟脉冲路径具有相同的时序延迟以及电气特性。
6.如权利要求1所述的时钟脉冲系统,其特征在于,上述延迟路径与上述时钟脉冲路径具有相同数目的缓冲器。
7.如权利要求1所述的时钟脉冲系统,其特征在于,还包括:
一内部接合垫,作为上述对齐位置;
一参考时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的上述参考输入端,用以承载上述参考时钟脉冲信号;
一回授时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的上述回授输入端,用以承载上述回授时钟脉冲信号;以及
其中上述参考时钟脉冲路径以及上述回授时钟脉冲路径相互匹配。
8.如权利要求1所述的时钟脉冲系统,其特征在于,上述功能时钟脉冲信号包括经由多个时钟脉冲路径而提供至多个功能电路的多个功能时钟脉冲信号,其中上述高频带锁相回路包括多个高频带锁相回路,且上述高频带锁相回路每一者皆具有接收上述滤波时钟脉冲信号的参考输入端、提供对应上述功能时钟脉冲信号的一者的输出端、以及经由对应多个本地回授路径的一者而耦接至对应的输出端。
9.如权利要求1所述的时钟脉冲系统,其特征在于,上述时钟脉冲路径的每一者相互匹配,且与上述延迟路径匹配。
10.如权利要求1所述的时钟脉冲系统,其特征在于,还包括:
一时钟脉冲分布电路;
其中上述高频带锁相回路包括多个高频带锁相回路,上述高频带锁相回路的每一者具有接收上述滤波时钟脉冲信号的参考输入端、提供对应的多个可选的时钟脉冲信号的一者至上述时钟脉冲分布电路的输出端以及经由对应的多个本地回授路径的一者耦接至对应的输出端的回授输入端;以及
其中上述时钟脉冲分布电路选择上述可选的时钟脉冲信号的一者作为上述功能时钟脉冲信号。
11.如权利要求10所述的时钟脉冲系统,其特征在于,上述可选的时钟脉冲信号的每一者以及上述滤波时钟脉冲信号沿着对应的多个匹配时钟脉冲路径的一者而传送,上述多个匹配时钟脉冲路径介于上述低频带锁相回路、上述高频带锁相回路以及上述时钟脉冲分布电路之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410347277.1/1.html,转载请声明来源钻瓜专利网。