[发明专利]AD转换器、信号处理方法、固态成像装置和电子设备有效
| 申请号: | 201410240781.1 | 申请日: | 2014-05-30 |
| 公开(公告)号: | CN104243865B | 公开(公告)日: | 2018-08-14 |
| 发明(设计)人: | 金川恭一 | 申请(专利权)人: | 索尼公司 |
| 主分类号: | H04N5/374 | 分类号: | H04N5/374 |
| 代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;吴孟秋 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 像素信号 斜坡信号 像素列 固态成像装置 电子设备 恒定斜率 信号处理 输出 像素阵列 信号电平 两组 升高 检测 | ||
本发明涉及AD转换器、信号处理方法、固态成像装置和电子设备。AD转换器包括:第一AD转换单元,其中,像素阵列的像素列被分成至少两组,并且第一AD转换单元将斜坡信号与从第一组像素列输出的第一第一像素信号相比较并对第一像素信号执行AD转换;以及第二AD转换单元,将第二斜坡信号与从第二组像素列输出的第二像素信号相比较并对第二像素信号执行AD转换,其中,第一斜坡信号是在用于检测像素信号的信号电平的D相周期中其电平随着时间以恒定斜率降低的信号,并且第二斜坡信号是在D相周期中其电平随着时间以恒定斜率升高的信号。
相关申请的交叉引用
本申请要求于2013年6月6日提交的日本在先专利申请JP 2013-119933的权益,将其全部内容通过引用结合于此。
技术领域
本技术总体上涉及AD转换器、信号处理方法、固态成像装置和电子设备,并且具体地,涉及能够利用简单的电路配置减少拖尾(streaking) 的产生的AD转换器、信号处理方法、固态成像装置和电子设备。
背景技术
列AD型CMOS图像传感器执行相关双采样(CDS)处理以去除特定于像素的固定图案噪声。在CDS处理中,通过比较器将从每个像素输出的模拟像素信号与随着时间以恒定斜率降低的斜坡信号相比较。随后,例如,在预设相位(P相)周期中当仅提供Hi差值信号作为比较结果时执行递减计数,并且在数据相位(D相)周期中当仅提供Hi差值信号作为比较结果时执行递增计数。
在根据现有技术的CDS处理中,当获取其中白色区域部分地存在于黑色背景上的图像时,产生拖尾。拖尾是指其中在白色区域的水平方向上将成为黑色背景的像素在其中白色区域部分地存在于黑色背景上的图像上变灰的现象。拖尾产生的主要原因是由于来自比较器的输出的串扰造成的斜坡信号的失真。
之前在日本待审专利申请公开第2010-161484号中,本申请的申请人已经提出了减少拖尾产生的方法。
发明内容
然而,期望利用更简单的电路配置来减少拖尾的产生。
鉴于上述情形,已经提出本技术以利用更简单的电路配置来减少拖尾的产生。
根据本技术的第一实施方式,提供一种AD转换器,包括:第一AD 转换单元,其中,像素阵列的多个像素列被分成至少两组,并且第一AD 转换单元将第一斜坡信号与从两组之中的第一组像素列输出的第一像素信号相比较并对第一像素信号执行AD转换;以及第二AD转换单元,将第一斜坡信号与从像素阵列中的不同于第一组的第二组像素列输出的第二像素信号相比较并对第二像素信号执行AD转换,其中,第一斜坡信号是在用于检测像素信号的信号电平的D相周期中电平随着时间以恒定斜率降低的信号,并且第二斜坡信号是在D相周期中电平随着时间以恒定斜率升高的信号。
根据本技术的第二实施方式,提供一种AD转换器的信号处理方法,该AD转换器包括:第一AD转换单元,其中,像素阵列的多个像素列分成至少两组,并且第一AD转换单元对从两组之中的第一组像素列输出的第一像素信号执行AD转换;以及第二AD转换单元,对从像素阵列中的不同于第一组的第二组像素列输出的第二像素信号执行AD转换,该方法包括:通过将第一AD转换单元的第一像素信号与第一斜坡信号相比较对第一像素信号执行AD转换;以及通过将第二AD转换单元的第二像素信号与第二斜坡信号相比较对第二像素信号执行AD转换,其中,第一斜坡信号是在用于检测像素信号的信号电平的D相周期中电平随着时间以恒定斜率降低的信号,并且其中,第二斜坡信号是在D相周期中电平随着时间以恒定斜率升高的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410240781.1/2.html,转载请声明来源钻瓜专利网。





