[发明专利]封装结构有效
| 申请号: | 201410163869.8 | 申请日: | 2014-04-22 |
| 公开(公告)号: | CN105006453B | 公开(公告)日: | 2018-03-30 |
| 发明(设计)人: | 陈大容 | 申请(专利权)人: | 台达电子国际(新加坡)私人有限公司 |
| 主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L23/488;H01L23/367 |
| 代理公司: | 隆天知识产权代理有限公司72003 | 代理人: | 李昕巍,赵根喜 |
| 地址: | 新加坡加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 封装 结构 | ||
技术领域
本发明关于一种封装结构,尤指一种将覆铜陶瓷基板部分内埋于绝缘层内的封装结构。
背景技术
近年来随着可携式电子产品的蓬勃发展,各类相关产品逐渐朝向高密度、高性能以及轻、薄、短、小的趋势发展。再者,许多电子产品的内部电路已朝模块化发展,藉以使许多功能整合在一电路模块中。以常见的电路模块例如功率电源模块(power module)为例,其可应用于逆变器(Inverter)、转换器(Converter)、电动汽车(EV)或混合电动汽车(HEV)中,且通常将例如电容器、电阻器、电感、变压器、二极管、晶体管等电子元件整合为功率电源模块,进而可将功率电源模块安装于主机板或系统电路板上。
目前传统的功率电源模块的封装结构以壳型封装(housing package)为主,亦即将散热程度及耐电压程度较佳的覆铜陶瓷基板(Direct Bond Copper;DBC)作为基板,并于覆铜陶瓷基板的其中一面放置多个功率半导体裸芯片、无源元件及用来对外连接的导脚(Pin),且功率半导体裸芯片、无源元件及导脚利用焊锡(solder)而焊接在覆铜陶瓷基板上。各功率半导体裸芯片可以利用铝线、金线、铜线、带状接合(ribbon bond)或铜削(copper clipper)等材料而以打线的方式与外部的装置或元件连接。此外,覆铜陶瓷基板上功率半导体裸芯片、无源元件及导脚所设置的面将盖上一塑壳,塑壳利用黏着剂(或胶)而与覆铜陶瓷基板黏着,接着于塑壳与覆铜陶瓷基板的空间内注入硅胶(silicone gel),以保护功率半导体裸芯片,同时提供绝缘之用。最后于硅胶固化后,再于塑壳的上方盖上封盖,即完成壳型封装。
虽然覆铜陶瓷基板可提供较佳的散热效率并具有较佳的耐电压程度,然而由于传统以壳型封装的封装结构仅能于覆铜陶瓷基板的其中一面放置半导体裸芯片及无源元件等电子元件,因此实际上传统封装结构仅能以2D方式摆放电子元件,故局限了电子元件的设置密度。此外,因传统封装结构的电子元件摆放在覆铜陶瓷基板的同一层,故电子元件元件与电子元件元件之间的线路连接距离仍然太长,导致线阻高,且较易产生寄生效应,进而影响电特性。更甚者,传统封装结构皆以插件或螺旋固定(screwing)的方式将功率电源模块组装于主机板或系统电路板上,而无法以回焊(reflow)的方式组装,因此限制了传统封装结构的应用场合。
因此,如何发展一种可改善上述公知技术缺失的封装结构,实为相关技术领域者目前所迫切需要解决的问题。
发明内容
本发明的主要目的为提供一种封装结构,其藉由将覆铜陶瓷基板部分内埋于绝缘层内,以解决公知封装结构易产生寄生效应而影响电特性。
本发明的另一目的在于提供一种封装结构,其可以多层方式堆叠电子元件,因此实现高积密度电子元件封装,且可应用于表面黏着技术。
为达上述目的,本发明提供一种封装结构,包含:第一绝缘层,具有至少一第一导电通孔;第一导电层,设置于第一绝缘层的顶面上,且与至少一第一导电通孔连接而导通;覆铜陶瓷基板,包含:陶瓷基底,利用一压合动作后设置于第一绝缘层的底面上且外露于第一绝缘层;第二导电层,设置于陶瓷基底的顶面上且埋设于第一绝缘层内;以及第三导电层,设置于陶瓷基底的底面上;以及至少一第一电子元件,内埋于第一绝缘层内并以固着材料黏着于第二导电层上,且具有至少一第一导接端,其中至少一第一导接端与第二导电层相导通及/或通过至少一第一导电通孔而与第一导电层相导通。
附图说明
图1A为本发明第一实施例的封装结构的剖面结构示意图。
图1B为图1A所示的封装结构的另一变化例。
图2为本发明第二实施例的封装结构的剖面结构示意图。
图3为本发明第三实施例的封装结构的剖面结构示意图。
图4为本发明第四实施例的封装结构的剖面结构示意图。
图5为本发明第五实施例的封装结构的剖面结构示意图。
图6为本发明第六实施例的封装结构的剖面结构示意图。
图7为本发明第七实施例的封装结构的剖面结构示意图。
图8为本发明第八实施例的封装结构的剖面结构示意图。
图9为本发明第九实施例的封装结构的剖面结构示意图。
图10为本发明第十实施例的封装结构的剖面结构示意图。
其中,附图标记说明如下:
1、2、3、4、5、6、7、8、9、100:封装结构
10:第一绝缘层
101:第一导电通孔
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台达电子国际(新加坡)私人有限公司,未经台达电子国际(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410163869.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种核电厂堆芯损伤评价方法
- 下一篇:充电装置及其通信系统





