[发明专利]锁相环电路和锁相环电路中的相位比较方法有效
| 申请号: | 201410096424.2 | 申请日: | 2014-03-14 | 
| 公开(公告)号: | CN104065377B | 公开(公告)日: | 2017-05-17 | 
| 发明(设计)人: | 松村宏志 | 申请(专利权)人: | 富士通株式会社 | 
| 主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/099;H03L7/18 | 
| 代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 朱胜,李春晖 | 
| 地址: | 日本神*** | 国省代码: | 暂无信息 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 锁相环 电路 中的 相位 比较 方法 | ||
1.一种锁相环电路,包括:
分频器,用于通过对振荡信号进行分频而生成具有周期T/M的分频信号,其中,M是大于或等于2的整数;
相位比较器,用于通过对M个参考信号与所述分频信号进行逻辑异或计算来生成相位比较结果,所述M个参考信号具有周期T并且各自顺序地偏移了时间间隔T/2M;
环路滤波器,用于使用所述相位比较结果作为输入来生成电压信号;以及
压控振荡器,用于通过以根据所述电压信号的频率进行振荡而生成所述振荡信号。
2.根据权利要求1所述的锁相环电路,其中,所述相位比较器包括串联连接的M个双输入异或电路,所述异或电路中的第一级处的异或电路对所述M个参考信号和所述分频信号中的任意两个进行逻辑异或计算,并且所述异或电路中的除所述第一级处的异或电路之外的每个异或电路对所述M个参考信号和所述分频信号中的一个与所述异或电路中的前级的异或电路的输出进行逻辑异或计算。
3.根据权利要求1所述的锁相环电路,其中,所述相位比较器包括延迟电路,所述延迟电路用于通过将具有周期T的参考信号分别延迟不同的延迟时间来生成M-1个参考信号。
4.根据权利要求3所述的锁相环电路,其中,所述延迟电路的延迟量是可变的。
5.根据权利要求4所述的锁相环电路,其中,所述延迟电路包括输出逻辑与输入逻辑反相的延迟元件。
6.一种锁相环电路中的相位比较方法,所述方法包括:
生成具有周期T并且各自顺序地偏移了时间间隔T/2M的M个参考信号;
通过对压控振荡器生成的振荡信号进行分频来生成具有周期T/M的分频信号;以及
通过对所述M个参考信号与所述分频信号进行逻辑异或计算来执行相位比较。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410096424.2/1.html,转载请声明来源钻瓜专利网。





