[发明专利]一种自动对正/反向IRIG‑B码解码方法有效

专利信息
申请号: 201410029951.1 申请日: 2014-01-22
公开(公告)号: CN103760759B 公开(公告)日: 2017-05-10
发明(设计)人: 吴军;陈栩;王俊峰;李进 申请(专利权)人: 南京大全自动化科技有限公司
主分类号: G04G5/00 分类号: G04G5/00;G04G7/00
代理公司: 北京酷爱智慧知识产权代理有限公司11514 代理人: 安娜
地址: 211106 江苏省扬*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 自动 反向 irig 解码 方法
【权利要求书】:

1.一种自动对正/反向IRIG-B码解码方法,其特征在于:高稳晶振时钟模块为所有模块提供时钟,并配合时间滤波补偿算法提高时钟精度;通过IRIG-B码输入方向模块识别出IRIG-B码的方向并将其转化为所需的IRIG-B码,为识别IRIG-B码准时沿模块提供正向的IRIG-B码;识别IRIG-B码准时沿模块提取出IRIG-B码的准时沿,为识别IRIG-B信息码模块、秒脉冲模块、串口报文模块提供时间戳;识别IRIG-B码信息码模块为串口报文提供时间信息;秒脉冲模块输出秒脉冲,可以为对时设备提供秒脉冲对时服务;串口报文模块输出串口报文,可以为对时设备提供串口对时服务;IRIG-B码输入方向模块在一秒内对8ms脉冲的进行计数,为其他模块提供所需的IRIG-B码。

2.根据权利要求1所述的一种自动对正/反向IRIG-B码解码方法,其特征在于:所述时钟模块的频率为100MHz。

3.根据权利要求2所述的一种自动对正/反向IRIG-B码解码方法,其特征在于:100MHz时钟是通过FPGA的PLL锁相环,将外部的20MHz时钟进行倍频产生100MHz时钟,为其他模块提供高稳时钟信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京大全自动化科技有限公司,未经南京大全自动化科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410029951.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top