[发明专利]用于生成负位线电压的电路有效
| 申请号: | 201380074461.7 | 申请日: | 2013-12-11 |
| 公开(公告)号: | CN105009216B | 公开(公告)日: | 2018-08-10 |
| 发明(设计)人: | P·杜贝;G·阿哈雅;S·K·亚达维;A·克哈纳亚 | 申请(专利权)人: | 美商新思科技有限公司 |
| 主分类号: | G11C7/06 | 分类号: | G11C7/06;G11C11/24;G11C17/04 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 生成 负位线 电压 电路 | ||
1.一种电路,包括:
在第一输入节点与第一信号线之间的开关,所述开关选择性地将所述第一信号线耦合到所述第一输入节点;
多个电容性元件,所述多个电容性元件中的每个电容性元件具有连接到所述第一信号线的一端,以响应于在所述电容性元件的另一端处的电压电平的降低而在第一模式期间向所述第一信号线注入电荷以便降低所述第一信号线的电压电平;
驱动器,所述驱动器被配置为在所述第一模式中向所述多个电容性元件中的每个电容性元件的所述另一端提供驱动信号,并且控制所述开关对所述第一信号线和所述第一输入节点进行耦合或解耦;以及
多个延迟元件,所述多个延迟元件中的每个延迟元件被配置为在不同时间向所述第一信号线注入电荷以逐渐地降低在所述第一信号线处的所述电压电平。
2.根据权利要求1所述的电路,还包括在所述电路的输入与所述第一信号线之间的驱动元件,所述驱动元件生成到所述第一信号线的输出,所述输出是在所述电路的所述输入处接收到的信号的经放大的版本。
3.根据权利要求1所述的电路,其中所述多个延迟元件中的每个延迟元件包括串联耦合的两个反相器。
4.根据权利要求1所述的电路,其中所述多个延迟元件中的子集被关闭以将所述电容性元件从所述驱动器解耦。
5.根据权利要求1所述的电路,其中所述多个电容性元件中的每个电容性元件包括被配置为顺序地增加被注入到所述第一信号线的电荷量的不同数量的电容器。
6.根据权利要求1所述的电路,还包括将存储单元的多条位线耦合到所述第一信号线的多路复用器。
7.根据权利要求1所述的电路,其中所述电路通过耦合到第一参考电压和低于所述第一参考电压的第二参考电压来被供电,所述第一信号线的所述电压电平响应于所述电荷的注入以及将所述第一信号线从所述第一输入节点解耦而下降到所述第二参考电压以下。
8.根据权利要求7所述的电路,其中所述电容性元件中的每个电容性元件包括2N个电容器,其中N是大于0的整数。
9.根据权利要求1所述的电路,还包括:
另一开关,所述另一开关在第二输入节点与第二信号线之间,所述第二信号线接收与在所述第一输入节点处接收到的信号互补的信号,所述另一开关选择性地将所述第二信号线耦合到所述第二输入节点;以及
多个开关,所述多个开关被配置为在第二模式中将所述多个电容性元件中的每个电容性元件的所述一端耦合到所述第二信号线并且将所述多个电容性元件中的每个电容性元件的所述另一端耦合到所述驱动器。
10.根据权利要求1所述的电路,其中,所述多个电容性元件中的每个电容性元件包括一个或多个MOS电容器。
11.一种提供负电压信号的方法,包括:
将第一信号线耦合到第一输入节点;
在第一模式中在多个电容性元件中的每个电容性元件的一端处接收驱动信号;
响应于检测到所述驱动信号中的转变,在第一模式中由开关将所述第一信号线从所述第一输入节点解耦;
响应于将所述第一信号线从所述第一输入节点解耦以及所述多个电容性元件中的每个电容性元件的一端处的电压电平的降低,在所述第一模式中由所述多个电容性元件中的每个电容性元件的另一端来向所述第一信号线注入电荷;以及
通过多个延迟元件来使所述驱动信号延迟不同的时间延迟,以使得所述多个电容性元件中的每个电容性元件的另一端在不同时间向所述第一信号线注入所述电荷。
12.根据权利要求11所述的方法,还包括生成到所述第一信号线的输出,所述输出是在所述第一输入节点处接收到的信号的经放大的版本。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美商新思科技有限公司,未经美商新思科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380074461.7/1.html,转载请声明来源钻瓜专利网。





