[发明专利]智能双倍数据速率(DDR)存储器控制器在审
申请号: | 201380057784.5 | 申请日: | 2013-10-08 |
公开(公告)号: | CN104769569A | 公开(公告)日: | 2015-07-08 |
发明(设计)人: | R·戈文达拉曼 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/28 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张立达;王英 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 智能 双倍 数据 速率 ddr 存储器 控制器 | ||
背景技术
在过去几年中,已看到蜂窝和无线通信技术爆炸性增长。无线服务提供商现在提供大量的特征和服务,并且向其用户提供对信息、资源和通信的前所未有的接入水平。为跟上这些服务增强,移动电子设备(例如,蜂窝电话、平板电脑、膝上型电脑等)已变得比以前具有更多丰富并且复杂的特征。移动电子设备现在通常包括多个处理器、片上系统(SoC)、多个存储器以及其它允许移动设备用户在其移动设备上执行复杂并且耗电量大的软件应用(例如,视频流媒体、多媒体处理等)的资源(例如,电源轨等)。随着移动设备和相关技术继续普及并且使用,期望改进移动设备的性能能力和功耗特性变得重要,并且挑战移动设备设计者的设计准则。
发明内容
各个方面包括一种存储器系统,其包括:存储器;耦合到该存储器的存储器控制器;以及直接耦合到该存储器控制器的直接存储器存取(DMA)控制器。在一个方面中,该直接存储器存取(DMA)控制器可以直接耦合到该存储器控制器,从而该直接存储器存取(DMA)控制器和该存储器控制器位于系统数据总线的相同侧。在进一步方面中,该存储器控制器可以是动态随机存取存储器(DRAM)存储器控制器。在进一步方面中,该存储器控制器可以是双倍数据速率(DDR)存储器控制器,并且该存储器可以是DDR同步动态随机存取存储器。
在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作包括:接收源地址和目的地址;确定该源地址是否在该存储器中;响应于确定该源地址在该存储器中,确定该目的地址是否在该存储器中;以及响应于确定该目的地址在该存储器中,将存储在该源地址处的数据复制到该目的地址,而不将任何数据推送到总线上。在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作包括响应于确定该目的地址不在该存储器中,将存储在该源地址处的数据推送到该总线上。在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作包括响应于确定该源地址不在该存储器中而将读取请求、该源地址和该目的地址推送到该总线上。
进一步方面包括一种计算设备,其包括:系统数据总线;耦合到该系统数据总线的处理器;以及耦合到该系统数据总线的存储器系统。该存储器系统可以包括:存储器;耦合到该存储器的存储器控制器;以及直接耦合到该存储器控制器的直接存储器存取控制器。在一个方面中,该直接存储器存取控制器可以直接耦合到该存储器控制器,从而该直接存储器存取控制器和该存储器控制器位于系统数据总线的相同侧。在进一步方面中,该存储器控制器可以是动态随机存取存储器(DRAM)存储器控制器。在进一步方面中,该存储器控制器可以是双倍数据速率(DDR)存储器控制器,并且该存储器可以是DDR同步动态随机存取存储器。
在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作包括:接收源地址和目的地址;确定该源地址是否可以在该存储器中;响应于确定该源地址可以在该存储器中而确定该目的地址是否可以在该存储器中;并且响应于确定该目的地址可以在该存储器中而将存储在该源地址处的数据复制到该目的地址,而不将任何数据推送到总线上。在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作还包括响应于确定该目的地址可能不在该存储器中,将存储在该源地址处的数据推送到该总线上。在进一步方面中,该直接存储器存取控制器可以被配置为执行操作,这些操作还包括响应于确定该源地址可能不在该存储器中而将读取请求、该源地址和该目的地址推送到该总线上。
进一步方面包括将数据传送到一个或多个存储器以及从一个或多个存储器传送数据的方法,这些方法包括:在直接耦合到存储器控制器的直接存储器存取控制器中接收源地址和目的地址;在该存储器控制器中确定该源地址是否可以在耦合到该存储器控制器的存储器中;在该存储器控制器中确定该目的地址是否可以在该存储器中;并且当该存储器控制器确定该源地址和该目的地址二者都在该存储器中时,则将存储在该源地址处的数据复制到该目的地址,而不将任何数据推送到总线上。
在一个方面中,该方法可以包括响应于确定该目的地址可能不在该存储器中,将存储在该源地址处的数据推送到该总线上。在进一步方面中,该方法可以包括响应于确定该源地址可能不在该存储器中,将读取请求、该源地址和该目的地址推送到该总线上。在进一步方面中,当直接耦合到存储器控制器的直接存储器存取控制器中接收源地址和目的地址可以包括:在与存储器控制器位于系统数据总线的相同侧的直接存储器存取控制器中接收该源地址和该目的地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380057784.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:图像比较进程
- 下一篇:用于支持集群中的工作共享复用的系统和方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置