[实用新型]sigma-delta PLL频率测量电路有效
申请号: | 201320595613.5 | 申请日: | 2013-09-25 |
公开(公告)号: | CN203479902U | 公开(公告)日: | 2014-03-12 |
发明(设计)人: | 夏国明;裘安萍;施芹;石然;苏岩;丁衡高 | 申请(专利权)人: | 南京理工大学 |
主分类号: | G01R23/02 | 分类号: | G01R23/02 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 朱显国 |
地址: | 210094 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | sigma delta pll 频率 测量 电路 | ||
1.一种sigma-delta PLL频率测量电路,其特征在于,包括从输入端开始顺次设置的整形电路(100)、鉴相器(200)、环路滤波器(300)、ADC(400)和延迟环节(500),且延迟环节(500)的输出端经过计数器(600)反馈输入至鉴相器(200),其中:
整形电路(100),将待测信号滤波、放大后,转为同频率的方波信号Vout;
鉴相器(200),测量经整形后的待测信号Vout与计数器输出信号Cout的过零点时间差,并输出面积与时间差en成正比的脉冲电流信号Iout;
环路滤波器(300),对鉴相器(200)的输出电流Iout进行积分和滤波,并将其转为电压信号;
ADC(400),将环路滤波器(300)输出的模拟电压转为数字信号N;
延迟环节(500),对ADC(400)输出的数字信号N进行一个时钟周期的延迟;
计数器(600),产生时钟周期与延迟后的数字信号N成正比的计数器输出信号Cout,并将该计数器输出信号Cout输入鉴相器(200)。
2.根据权利要求1所述的sigma-delta PLL频率测量电路,其特征在于,所述环路滤波器(300)采用积分器级联多路前馈结构。
3.根据权利要求2所述的sigma-delta PLL频率测量电路,其特征在于,所述环路滤波器(300)采用的积分器级联多路前馈结构去除了第一个积分环节(301)前的第一级前馈通路,并相应地在测量电路中加入超前补偿环节(700)。
4.根据权利要求3所述的sigma-delta PLL频率测量电路,其特征在于,所述的超前补偿环节(700)设置于环路滤波器(300)和ADC(400)之间、或者设置于延迟环节(500)和计数器(600)之间。
5.根据权利要求3所述的sigma-delta PLL频率测量电路,其特征在于,去除第一级前馈通路后的环路滤波器(300)分为积分环节(310)和滤波环节(311),其中积分环节(310)采用基于集成运算放大器的积分器;滤波环节(311)先将数字滤波器的离散传递函数转为等效的连续传递函数,再采用基于集成运算放大器的模拟滤波电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320595613.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种公路隧道机电监控装置
- 下一篇:一种电机转子