[发明专利]一种移位寄存器、栅极驱动电路、阵列基板和显示装置有效

专利信息
申请号: 201310700458.3 申请日: 2013-12-18
公开(公告)号: CN103680452A 公开(公告)日: 2014-03-26
发明(设计)人: 郑亮亮 申请(专利权)人: 合肥京东方光电科技有限公司;京东方科技集团股份有限公司
主分类号: G09G3/36 分类号: G09G3/36;G11B19/28
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 李迪
地址: 230012 安徽*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 移位寄存器 栅极 驱动 电路 阵列 显示装置
【说明书】:

技术领域

发明涉及液晶显示技术领域,特别涉及一种移位寄存器、栅极驱动电路、阵列基板和显示装置。

背景技术

近年来,随着半导体科技的蓬勃发展,便携式电子产品及平面显示器产品也随之兴起。薄膜晶体管(Thin Film Transistor,简称TFT)液晶显示器由于具有操作电压低、无辐射线散射、重量轻以及体积小等优点,已逐渐成为各种数据产品的标准输出设备。TFT液晶显示器一般由水平和垂直两个方向排列的像素矩阵构成,TFT液晶显示器进行显示时,通过移位寄存器产生栅极输入信号,从第一行到最后一行依次扫描各行像素。在设计TFT液晶显示器时,需要设计适当的移位寄存器,以保证其稳定工作。通常移位寄存器是由多级移位寄存器单元串联构成,而前一级移位寄存器单元的输出信号作为后一级移位寄存器单元的输入信号。

阵列基板栅极驱动(Gate Drive on Array,简称GOA)电路设计时,为了保证栅极(Gate)信号的充分开启,需要提前将栅极信号打开。例如,对于4CLK(即4个时钟信号)设计,栅极会提前3行开打,对于8CLK设计,栅极会提前7行打开,期间可能会出现将上一行的数据写到下一行,但由于面板的刷新率较高,终端用户无法发现。但是由于每行真正需要写入的数据需要保持一帧,约16.67ms(帧频60Hz),终端用户可以分辨出来,因此绝对不允许下一行的数据写到上一行里去。GOA电路设计时,由于GOA负载较大,栅极信号放电时间较长,从而使得源极信号必须等到栅极信号放电至一定电平后方可以写入,否则会发生下一行数据写到上一行的情况,但是这样会压缩源极信号的写入时间,进而导致像素充电不充分,无法充满。尤其是在分辨率越来越高的情况下,面板的源极充电时间越来越短,GOA放电时间缩短就显得越来越重要。

已有移位寄存器GOA输出由于负载较大,放电管子栅极电压VG电压较低,导致放电时间较长,影响源极的充电时间。

发明内容

(一)要解决的技术问题

本发明要解决的技术问题是如何解决栅极信号放电时间较长的问题,避免影响到源极的充电时间,缩短栅极信号的关闭时间。

(二)技术方案

为解决上述技术问题,本发明提供了一种移位寄存器,包括输入模块和输出模块,还包括栅极信号生成模块,与输入模块和输出模块连接,包括其中输入模块中包括第一时钟信号输入端、第二时钟信号输入端、第三时钟信号输入端和第四时钟信号输入端,第三时钟信号输入端与第二时钟信号输入端输入相位和幅值都相同的信号,所述第四信号时钟信号输入端输入直流电压信号;

还包括控制模块,与栅极信号生成模块连接,包括第七薄膜晶体管、第二电容和第十一薄膜晶体管,其中第三时钟信号输入端与第七薄膜晶体管的栅极和第二电容的第一端连接,第四信号时钟信号输入端与第十一薄膜晶体管的源极连接,且该点电平为第一电平。

进一步地,所述控制模块还包括:第十三薄膜晶体管,第十三薄膜晶体管的栅极与第二时钟信号输入端连接,源极与第十一薄膜晶体管的漏极连接。

进一步地,所述输入端还包括原始信号输入端、复位信号输入端和低电压信号输入端。

进一步地,所述栅极信号生成模块中包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管、第十二薄膜晶体管以及第一电容,所述第一薄膜晶体管的栅极和源极均与原始信号输入端连接,复位信号输入端与第二薄膜晶体管和第四薄膜晶体管的栅极连接,低电压信号输入端分别与第二薄膜晶体管、第十薄膜晶体管、第八薄膜晶体管、第六薄膜晶体管、第四薄膜晶体管和第十二薄膜晶体管的漏极连接,第一电容的第一端连接第一薄膜晶体管的漏极,第二端连接输出模块的信号输出端。

进一步地,第一时钟信号输入端与第九薄膜晶体管的栅极和源极连接,第二时钟信号输入端与第三薄膜晶体管的源极连接,且第七薄膜晶体管的源极与第五薄膜晶体管的漏极连接,第七薄膜晶体管的漏极与第十薄膜晶体管的栅极和第六薄膜晶体管的源极连接,且该点电平为第三电平。

进一步地,当第三时钟信号输入端为高电平时,输出模块输出高电平,此时第二电平处为高电平,第二电容被充电至第三时钟信号输入端的高电平;

当第三时钟信号输入端为低电平时,第七薄膜晶体管导通,由于第二电容的自举效应导致第一电平处的电压被拉升,第十一薄膜晶体管导通,使得第三薄膜晶体管的栅极被拉升到第一电平处的电平。

进一步地,薄膜晶体管均为NMOS晶体管,第一电容和第二电容均为自举电容。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310700458.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top