[发明专利]用于继电保护领域的双核多处理器架构的数据同步方法有效
申请号: | 201310526722.6 | 申请日: | 2013-10-30 |
公开(公告)号: | CN103559095A | 公开(公告)日: | 2014-02-05 |
发明(设计)人: | 卢伟;朱宝;邵宇平;刘长虎;崔新友 | 申请(专利权)人: | 武汉烽火富华电气有限责任公司 |
主分类号: | G06F9/52 | 分类号: | G06F9/52 |
代理公司: | 湖北武汉永嘉专利代理有限公司 42102 | 代理人: | 邓寅杰 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 保护 领域 双核多 处理器 架构 数据 同步 方法 | ||
技术领域
本发明涉及数据同步处理领域,尤其涉及一种用于继电保护领域的双核多处理器架构的数据同步方法。
背景技术
在继电保护领域,自动化装置除了实时保护现场设备外,还需要与变电站的站控层主机建立数据通讯,有效实现数据的上送和下发。尤其是继电保护进入微机保护时代后,通信规约的网络协议更依赖于操作系统,对装置的实时性和通信的可靠性提出了更高的要求。如果装置内处理器间的数据同步不具有效性和实时性,保护算法所需的采样数据不及时,未能及时响应遥控命令,会影响保护装置性能。
为了防止因数据不同步而产生的过时数据,一般都会在处理器数据交换时增加数据同步功能,尤其在多CPU间,一般的芯片间的数据同步通过标准总线方式或者双口缓存方式实现,但是标准总线受硬件接口和速度的约束,不适合多CPU间的通信;而双口缓存芯片只适合于双CPU的通信,且增加硬件成本。而对于双核多处理器架构的系统平台,既要实现双核CPU内部的通信,又要实现CPU间的通信,以上常见的做法存在一定的弊端。
发明内容
本发明要解决的技术问题在于针对现有技术中的缺陷,提供一种用于继电保护领域的双核多处理器架构的数据同步方法。
本发明解决其技术问题所采用的技术方案是:
一种用于继电保护领域的双核多处理器架构的数据同步方法,包括第一处理器内部的双核数据同步的步骤和第一处理器与第二处理器间的数据同步的步骤;
第一处理器内部的双核数据同步的步骤如下:
在第一处理器的一级缓存,即片内共享存储区域和第一处理器的二级缓存,即片外共享存储区域中分别开辟第一核和第二核的环形队列作为数据交换区;所述队列的数据结构包括消息头和消息数组,消息头记录消息更新写序号和消息更新读序号;
第一处理器根据接收的任务等级确定数据同步优先级,包括高优先级和低优先级;
任务等级为高优先级时,会选择片内共享存储区域为数据交换区,如果第一核需要同步第二核,第一核会更新片内存储区域的对应消息,并更新消息头的写序号,中断第二核以触发第二核以DMA(Direct Memory Access)方式接收,第二核判断消息头的读写序号,接收未同步的消息并更新消息头的读序号;如果第二核需要同步第一核,步骤相同;
任务等级为低优先级时,会选择片外共享存储区域为数据交换区,如果第一核需要同步第二核,第一核会更新片外存储区域的对应消息,并更新消息头的写序号,并通过内部中断第二核以通知第二核同步数据,第二核判断消息头的读写序号,接收未同步的消息并更新消息头的读序号;如果第二核需要同步第一核,步骤相同;
第一处理器与第二处理器间的数据同步的步骤如下:
在第二处理器内部开辟3个FIFO区,分别作为与第一处理器的第一核、与第一处理器的第二核和公共的交换数据区;分别用于同步A/D采样数据、对时数据和状态信息;
第二处理器根据接收的任务等级确定数据同步优先级,包括优先级1、优先级2和优先级3;
若是第一处理器需要同步第二处理器,则进行下述步骤:
任务等级为优先级1时,第一处理器的第一核与第二处理器进行中断同步;所述中断同步的过程为:
任务等级为优先级2时,第一处理器的第二核与第二处理器进行中断同步;
任务等级为优先级3时,第一处理器与第二处理器进行查询方式同步;
当第二处理器接收任务并完成数据更新后需要同步第一处理器,第二处理器的数据同步模块以状态机方式执行;状态机如果处于空闲状态,则根据任务优先级进入对应同步状态,按照对应同步方式同步第一处理器,并等待同步返回信号后,重新进入空闲状态;状态机如果处于同步状态,则根据任务优先级,高优先级会抢占同步状态机,会挂起当前同步,同步结束后,恢复低优先级同步状态。
本发明的原理为:平台架构为双核处理器1与处理器2,处理器1的第一核与第二核通过共享内存方式通信,按通信响应速度分为2个优先级,高优先级同步方式通过第一核与第二核的DMA方式通信,共享片内缓存空间,用来同步交换实时性较高的突发事件等数据;低优先级同步方式通过第一核与第二核间的内部中断方式通信,共享片外的存储空间,用来同步交换实时性较低的状态变量等数据。处理器1与处理器2通过EMIFA总线连接,第一核与第二核共享总线接口,按通信实时性需求分为3个优先级,对应于处理器2内部的3个FIFO区,分别用于同步A/D采样数据、对时数据和状态信息。数据同步机制自适应任务优先级。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉烽火富华电气有限责任公司,未经武汉烽火富华电气有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310526722.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:自行车座椅升降装置
- 下一篇:一种具有滚动运动与足式行走功能的机器人