[发明专利]一种接触窗结构及其形成方法有效
申请号: | 201310518642.6 | 申请日: | 2013-10-29 |
公开(公告)号: | CN104576597A | 公开(公告)日: | 2015-04-29 |
发明(设计)人: | 陈士弘 | 申请(专利权)人: | 旺宏电子股份有限公司 |
主分类号: | H01L23/522 | 分类号: | H01L23/522;H01L21/768;H01L27/112 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 任岩 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 接触 结构 及其 形成 方法 | ||
技术领域
本发明是有关于高密度装置,且特别是,在本发明的实施例中,提供一种形成三维高密度半导体装置的方法,其以导体连接至半导体装置(例如存储器装置)的有源层。
背景技术
三维半导体装置是由多个有源层与多个绝缘层相互交替的叠层所形成。在存储器装置中,每一层皆可包括一平面阵列的存储单元,在现今的三维叠层存储器装置中,有源层包括由有源层带(active strip)建置而成的字线与位线,以供存储单元使用,这些存储单元交替叠层形成了空隙相隔的脊状结构(spaced-apart ridge-like structure)。这些有源层可由掺杂(p型或n型掺杂)半导体材料或无掺杂半导体材料制成。在此型的三维存储装置中,存储单元可置放于层叠的位线或层叠的字线与交叉通过的字线或交叉通过的位线的交叉点上,以形成三维存储器阵列。
其中一种连接层间导体至有源层的方式为多道显影刻蚀工艺,其被揭露于美国专利号8,383,512中,名称为Method for Making Connection Structure,其中揭露的内容在此引用作为参考。另一种方法则是美国专利申请号13/735,922,提交于2013/1/27,名称为Method for Forming Interlayer Conductors to a Stack of Conductor Layers此揭露的内容在此引用作为参考。
发明内容
在一范例中,提出一种阶梯式接触窗结构的形成方法,该方法包括:形成一由多个有源层与多个绝缘层交替的叠层,如下所述;形成包括N个有源层的一第一子叠层,该N个有源层被这些绝缘层分开,该N个有源层包括一上边界有源层;形成一第二子叠层于该第一子叠层之上,该第二子叠层包括M个有源层,该M个有源层被这些绝缘层分开,该M个有源 层包括一上边界有源层;形成一第一子叠层绝缘层位于该第一子叠层与该第二子叠层之间,在一已知刻蚀步骤中该第一子叠层绝缘层具有一不同于该第二子叠层内的这些绝缘层的多个刻蚀时间的刻蚀时间;接通这些上边界有源层;接续这些上边界有源层的接通步骤,接通该第一子叠层与该第二子叠层的其余这些有源层,并于该第一子叠层与该第二子叠层的这些有源层上产生一阶梯式结构的着陆区(1anding area);形成延伸至这些着陆区的多个层间导体,这些层间导体由绝缘材料各自分开。
在一范例中,提出一种阶梯式接触窗结构的形成方法,该方法包括:形成一由多个有源层和多个绝缘层交替的叠层,如下所述;该叠层包括具有上边界有源层的多个子叠层,这些子叠层具有绝缘层和多个有源层对(active layer pair)在上边界有源层之下,该绝缘层与这些有源层对构成多个第一层对(first layer pairs),这些第一层对在该已知刻蚀工艺中有多个一致的第一子叠层刻蚀时间;该叠层也包括多个第二层对(second layer pairs),这些第二层对包括多个子叠层绝缘层,这些子叠层绝缘层位于这些子叠层之间,该第二层对在该已知刻蚀工艺中有多个第二子叠层刻蚀时间,其相异于这些第一子叠层刻蚀时间;在一个或多个刻蚀步骤中,经过刻蚀,使叠层产生多个开口,这些开口的刻蚀深度止于这些上边界有源层;深度刻蚀被选定的这些开口以形成多个通孔,这些通孔显露各该子叠层内的多个有源层;形成多个层间导体于(1)这些通孔中以延伸至这些有源层,且(2)在这些开口未被进行深度刻蚀的过程中,形成这些层间导体以延伸至这些上边界有源层。
在一范例中,一阶梯式接触窗结构包括一由有源层与绝缘层交替的叠层,该叠层为非简单排列,使得下述的两种状况至少其一针对相同的刻蚀工艺(1)有源层之间的刻蚀时间不同,或(2)绝缘层之间的刻蚀时间不同。一阶梯式结构的着陆区位于这些有源层之上,这些层间导体延伸至该阶梯式结构的着陆区,这些层间导体之间由绝缘材料所隔开。
为了对本发明的上述,优点及其他方面有更佳的了解,下文特举较佳实施例,并配合所附图式,作详细说明如下:
附图说明
图1绘示一半导体装置的示意图,其包括作为层间导体的半导体垫。
图2A、图2B、图2C、图2D、图2E与图2F为一简单侧视图,绘示了该叠层为简单排列时,多道显影刻蚀工艺的一范例。
图3A、图3B、图3C、图3D与图3E为一简单侧视图,绘示了该叠层为非简单排列时,在光刻刻蚀工艺当中产生一刻蚀深度问题的范例。
图4A、图4B、图4C、图4D、图4E、图4F与图4G为一简单侧视图,为一叠层为简单排列时,剪切刻蚀工艺步骤的实施例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺宏电子股份有限公司,未经旺宏电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310518642.6/2.html,转载请声明来源钻瓜专利网。