[发明专利]一种用于可配置位宽RAM的写入路径选择及控制电路有效
| 申请号: | 201310461686.X | 申请日: | 2013-09-30 |
| 公开(公告)号: | CN103530234A | 公开(公告)日: | 2014-01-22 |
| 发明(设计)人: | 赵岩;于芳 | 申请(专利权)人: | 中国科学院微电子研究所 |
| 主分类号: | G06F12/02 | 分类号: | G06F12/02;G11C8/10;G11C7/00 |
| 代理公司: | 北京华沛德权律师事务所 11302 | 代理人: | 刘杰 |
| 地址: | 100029 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 用于 配置 ram 写入 路径 选择 控制电路 | ||
1.一种用于可配置位宽RAM的写入路径选择及控制电路,其特征在于,包括:
地址采样电路,用来接收地址输入信号,并输出采样地址信号;
地址使能译码电路,接收配置信号,并根据配置信号译码出地址信号对应位的地址使能信号;
位宽配置译码电路,接收配置信号,并根据配置信号输出位宽控制信号;
地址跳转电路,接收采样地址信号以及地址信号对应位的使能信号,并根据所述采样地址信号以及所述地址信号对应位的使能信号输出32位的写使能信号;
路径选择控制电路,根据所述地址跳转电路输出的32位的写使能信号和所述位宽配置译码电路输出的位宽控制有效信号,输出32对互补的路径选择控制信号;
写入路径选择电路,根据路径选择控制信号,将32位的写入数据配置位宽进行输入给RAM。
2.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,地址采样电路为一个D触发器组,所述D触发器组包括5个D触发器,根据地址clk信号以及地址信号,所述D触发器组输出采样地址信号,所述采样地址信号包括时钟采样后的同相信号和时钟采样后的反相信号。
3.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,所述配置信号为三组配置输入信号,所述地址使能译码电路包括三输入或非门、二输入与门、非门、二输入与非门、二输入或门、两个二输入或非门和五个驱动器,所述地址使能信号根据配置信号的不同分别控制对应位的地址信号是否有效。
4.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,所述配置信号为三组配置输入信号,所述位宽配置译码电路包括三个反相器和六个三输入与门,所述三输入与门根据所述配置信号输出位宽控制信号。
5.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,所述地址跳转电路包括32个写使能信号输出端,地址跳转电路的每个输出端均为地址采样信号(或者其反相信号)分别与对应位的地址使能信号的与非输出后的与信号。
6.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,路径选择控制电路包括32对输出端,每对输出端输出互补的路径选择控制信号,每对互补的路径选择控制信号互为反相信号,每个路径选择信号均为对应的写使能信号与位宽控制信号逻辑运算后的结果。
7.根据权利要求1所述用于可配置位宽RAM的读取路径选择及控制电路,其特征在于,写入路径选择电路包括写入数据信号输出端、写入数据输入端和设于所述所述写入数据信号输入端与所述写入数据信号输出端之间的传输门,所述传输门两端的连通受控于路径选择控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310461686.X/1.html,转载请声明来源钻瓜专利网。





