[发明专利]输出缓冲器有效
申请号: | 201310216532.4 | 申请日: | 2013-06-03 |
公开(公告)号: | CN103269217A | 公开(公告)日: | 2013-08-28 |
发明(设计)人: | 李永胜 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0175 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 缓冲器 | ||
1.一种输出缓冲器,耦接用来提供一第一供应电压的一第一电压源,该输出缓冲器根据一输入信号于一输出端产生一输出信号,包括:
一第一晶体管,具有控制电极、耦接该输出端的输入电极、以及输出电极;
一第二晶体管,具有控制电极、耦接该第一晶体管的输出电极的输入电极、以及耦接一参考电压的输出电极;以及
一自偏压电路,耦接该输出端以及该第一晶体管的控制电极;
其中,当该输出缓冲器没有接受该第一供电电压时,该自偏压电路根据该输出信号来提供一第一偏压至该第一晶体管的控制电极,以将该第一晶体管的控制电极与输入电极之间的电压差和控制电极与输出电极之间的电压差减少至低于预设电压。
2.如权利要求1所述的输出缓冲器,其中,该自偏压电路包括串接于该输出端与该第一晶体管的控制电极之间的多个第一二极管以及包括串接于该第一晶体管的控制电极与该参考电压之间的多个第二二极管。
3.如权利要求1所述的输出缓冲器,其中,该自偏压电路包括串接于该输出端与该第一晶体管的控制电极之间的多个第一晶体管以及包括串接于该第一晶体管的控制电极与该参考电压之间的多个第二晶体管。
4.如权利要求3所述的输出缓冲器,
其中,在这些串接的晶体管中,一第三晶体管具有耦接该输出端的控制电极与输入电极以及具有输出电极;
其中,在这些串接的晶体管中,一第四晶体管具有耦接该第三晶体管的输出电极的控制电极以及输入电极以及具有耦接该第一晶体管的控制电极的输出电极;
其中,在这些串接的晶体管中,一第五晶体管具有耦接该第一晶体管的控制电极的控制电极以及输入电极以及具有输出电极;以及
其中,在这些串接的晶体管中,一第六晶体管具有耦接该第五晶体管的输出电极的控制电极以及输入电极以及具有耦接该参考电压的输出电极。
5.如权利要求1所述的输出缓冲器,还包括:
一偏压供应电路,耦接该第一电压源以及该第一晶体管的控制电极;
其中,当该输出缓冲器接受该第一供电电压时,该偏压供应电路根据该第一供应电压来提供一第二偏压至该第一晶体管的控制电极,以将该第一晶体管的控制电极与输入和输出电极之间的这些电压差减少至低于该预设电压。
6.如权利要求5所述的输出缓冲器,其中,该偏压供应电路包括串接于该第一电压源与该第一晶体管的控制电极之间的至少一晶体管以及包括串接于该第一晶体管的控制电极与该参考电压之间的多个晶体管。
7.如权利要求6所述的输出缓冲器,
其中,在这些串接的晶体管中,一第三晶体管具有耦接该第一电压源的控制电极与输入电极以及具有耦接该第一晶体管的控制电极的输出电极;
其中,在这些串接的晶体管中,一第四晶体管具有耦接该第一晶体管的控制电极的控制电极以及输入电极以及具有输出电极;以及
其中,在这些串接的晶体管中,一第五晶体管具有耦接一第二电压源的控制端、耦接该第四晶体管的输出电极的输入电极、以及耦接该参考电压的输出电极,该第二电压源提供一第二供电电压。
8.如权利要求7所述的输出缓冲器,
其中,该输出信号具有由该第一供电电压至该参考电压的电压摆幅;以及
其中,该输入信号具有由该第二供电电压至该参考电压的电压摆幅。
9.如权利要求1所述的输出缓冲器,其中,该输出信号的高电平高于该输入信号的高电平。
10.如权利要求1所述的输出缓冲器,还包括:
一反向器,具有接收该输入信号的输入端以及具有耦接该第二晶体管的控制电极的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310216532.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于熵(自组织)稳定性管理
- 下一篇:模块化电气总线系统