[发明专利]锁相环电路和该锁相环电路中的方法有效
| 申请号: | 201310170137.7 | 申请日: | 2013-05-08 | 
| 公开(公告)号: | CN104143974B | 公开(公告)日: | 2017-09-05 | 
| 发明(设计)人: | 赵云峰;郭大为;孔荣辉 | 申请(专利权)人: | 博通集成电路(上海)有限公司 | 
| 主分类号: | H03L7/02 | 分类号: | H03L7/02 | 
| 代理公司: | 上海一平知识产权代理有限公司31266 | 代理人: | 成春荣,竺云 | 
| 地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 锁相环 电路 中的 方法 | ||
1.一种锁相环电路,其特征在于,包括:
鉴频鉴相器,被配置成接收第一输入信号和第二输入信号,并依据所述第一输入信号和所述第二输入信号之间的相位和频率的差值而输出第一调整参数和第二调整参数;
与所述鉴频鉴相器连接的电荷泵,被配置成依据所述第一调整参数和所述第二调整参数产生电流;
与所述电荷泵连接的低通滤波器,被配置成依据所述电流产生电压;
与所述低通滤波器连接的压控振荡器,被配置成依据所述电压产生振荡频率;
分频器,被配置成接收所述振荡频率,将所述振荡频率分频,并使用该被分频的振荡频率来产生所述第二输入信号;以及
复位模块,被配置成产生复位信号以提供给所述分频器,其中该复位模块被配置成接收所述第一输入信号;
所述分频器还包括2-模块预定标器和计数模块,所述锁相环电路还包括第五D型触发器,第六D型触发器,第二反相器和第三反相器,其中,
所述2-模块预定标器连接所述计数模块的第一输入端口,所述复位模块与所述第五D型触发器的时钟端口连接,该第五D型触发器的D端口被配置成接收负电源电压,该第五D型触发器的Q端口与所述第六D型触发器的负设置端口连接,该第六D型触发器的Q端口与所述第二反相器的输入端口连接,该第二反相器的输出端口与所述第三反相器和所述第五D型触发器的负设置端口连接,所述第三反相器与所述计数模块的第二输入端口连接,该计数模块的第一输出端口与所述第六D型触发器的D端口连接,该计数模块的第二输出端口被反馈给所述2-模块预定标器,该2-模块预定标器进一步与所述第六D型触发器的时钟端口连接。
2.根据权利要求1所述的锁相环电路,其特征在于,所述复位模块包括第一反相器,第一D型触发器,第二D型触发器,第三D型触发器,和异或门,其中
所述第一反相器被配置成接收第三信号,所述第一D型触发器的D端口与所述第一反相器连接,并且所述第一D型触发器的Q端口与所述第二D型触发器的D端口连接,该第二D型触发器的Q端口与所述异或门的第一输入端口和所述第三D型触发器的D端口连接,该第三D型触发器的Q端口与所述异或门的第二输入端口连接,所述第一,第二和第三D型触发器的时钟端口都被配置成接收所述第一输入信号,从而所述异或门输出复位脉冲。
3.根据权利要求2所述的锁相环电路,其特征在于,所述复位模块还包括与门,其中该与门的第一输入端口与所述第二D型触发器的Q端口和所述异或门的第一输入端口连接,所述与门的第二输入端口与所述异或门连接,并且所述与门输出所述复位信号。
4.根据权利要求2所述的锁相环电路,其特征在于,所述复位模块还包括串联连接于所述第一D型触发器的Q端口和所述第二D型触发器的D接口之间的至少一个第四D型触发器。
5.根据权利要求1所述的锁相环电路,其特征在于,所述2-模块预定标器包括8/9分频器。
6.根据权利要求1所述的锁相环电路,其特征在于,所述2-模块预定标器包括4/5分频器。
7.根据权利要求1所述的锁相环电路,其特征在于,所述2-模块预定标器包括2/3分频器。
8.根据权利要求1所述的锁相环电路,其特征在于,所述计数模块包括第一计数器和第二计数器。
9.根据权利要求1所述的锁相环电路,其特征在于,所述压控振荡器包括感容振荡器。
10.根据权利要求1所述的锁相环电路,其特征在于,所述第一输入信号包括基准信号。
11.根据权利要求2所述的锁相环电路,其特征在于,所述第三信号包括锁相环掉电信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于博通集成电路(上海)有限公司,未经博通集成电路(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310170137.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种Delta Sigma调制器及其实现调制的方法
 - 下一篇:半导体器件
 





