[发明专利]低功耗主从触发器有效
| 申请号: | 201310140547.7 | 申请日: | 2013-02-26 |
| 公开(公告)号: | CN104009736B | 公开(公告)日: | 2018-06-29 |
| 发明(设计)人: | 程志宏 | 申请(专利权)人: | 恩智浦美国有限公司 |
| 主分类号: | H03K3/012 | 分类号: | H03K3/012 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 秦晨 |
| 地址: | 美国得*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟开关 三态 主从触发器 从锁存器 低功耗 反馈级 互补器件 数据输出 相反相位 信号路径 主锁存器 触发器 共享 功耗 门控 配置 | ||
1.一种触发器,包括:
主锁存器,具有第一三态级、第二三态级和第一反馈级,所述第一三态级和第二三态级分别具有由所述第一三态级的数据输入门控的第一对互补半导体器件和由所述第二三态级的数据输入门控的第二对互补半导体器件,所述第一反馈级用于从所述第一三态级和第二三态级的数据输出至所述第二三态级的数据输入的正反馈;以及
从锁存器,连接到所述主锁存器,具有第三三态级、第四三态级和第二反馈级,所述第三三态级和第四三态级分别具有由所述第三三态级的数据输入门控的第三对互补半导体器件和由所述第四三态级的数据输入门控的第四对互补半导体器件,所述第二反馈级用于从所述第三三态级和第四三态级的数据输出至所述第四三态级的数据输入的正反馈,
其中,从时钟信号源接收时钟信号的第一时钟开关配置在所述第一三态级和第四三态级中的一个中,所述第一三态级和第四三态级中的另一个共享所述第一时钟开关,从所述时钟信号源接收时钟信号的第二时钟开关配置在所述第二三态级和第三三态级中的一个中,所述第二三态级和第三三态级中的另一个共享所述第二时钟开关,并且所述第一时钟开关和第二时钟开关具有相反相位,并且
其中,所述第二三态级进一步包括附加的一对互补半导体器件,所述附加的一对互补半导体器件具有相互串联的信号路径并且两者都由所述从锁存器的数据输出门控。
2.如权利要求1所述的触发器,其中,所述第一对互补半导体器件、第二对互补半导体器件、第三对互补半导体器件和第四对互补半导体器件具有相互串联连接并且与所述第一时钟开关和第二时钟开关中的一个串联连接的各自信号路径,并且所述附加的一对互补半导体器件具有与所述第二对互补的半导体器件串联连接的的信号路径。
3.如权利要求2所述的触发器,其中所述第二对互补半导体器件的PMOS的位置和所述附加的一对互补半导体器件的PMOS的位置是可交换的,并且所述第二对互补半导体器件的NMOS的位置和所述附加的一对互补半导体器件的NMOS的位置是可交换的。
4.如权利要求1所述的触发器,其中所述第一时钟开关配置在所述第一三态级中,并且所述第二时钟开关配置在所述第二三态级中。
5.如权利要求1所述的触发器,其中所述第一时钟开关配置在所述第一三态级中,并且所述第二时钟开关配置在所述第三三态级中。
6.如权利要求1所述的触发器,其中所述第一时钟开关配置在所述第四三态级中,并且所述第二时钟开关配置在所述第二三态级中。
7.如权利要求1所述的触发器,其中所述第一时钟开关配置在所述第四三态级中,并且所述第二时钟开关配置在所述第三三态级中。
8.如权利要求1所述的触发器,其中所述第一时钟开关和第二时钟开关分别连接电源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦美国有限公司,未经恩智浦美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310140547.7/1.html,转载请声明来源钻瓜专利网。





