[发明专利]液晶显示器及其双向移位暂存装置有效
申请号: | 201310115427.1 | 申请日: | 2013-04-03 |
公开(公告)号: | CN104103244A | 公开(公告)日: | 2014-10-15 |
发明(设计)人: | 游家华;林松君;刘轩辰;詹建廷 | 申请(专利权)人: | 瀚宇彩晶股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 液晶显示器 及其 双向 移位 暂存 装置 | ||
技术领域
本发明是有关于一种平面显示技术,且特别是有关于一种液晶显示器及其双向移位暂存装置。
背景技术
近年来,随着半导体科技蓬勃发展,携带型电子产品及平面显示器产品也随之兴起。而在众多平面显示器的类型当中,液晶显示器(Liquid Crystal Display,LCD)基于其低电压操作、无辐射线散射、重量轻以及体积小等优点,随即已成为各显示器产品的主流。也亦因如此,无不驱使着各家厂商针对液晶显示器的开发技术要朝向更微型化及低制作成本发展。
为了要降低液晶显示器的制作成本,已有部分厂商研发出在液晶显示面板采用非晶硅(amorphous silicon,a-Si)制程的条件下,可将原先配置于液晶显示面板的扫描侧所使用的扫描驱动IC内部的移位寄存器(shift register)转移直接配置在液晶显示面板的玻璃基板(glass substrate)上。因此,原先配置于液晶显示面板的扫描侧所使用的扫描驱动IC即可省略,藉以达到降低液晶显示器的制作成本的目的。
发明内容
本发明提供一种液晶显示器及其双向移位暂存装置,其可利用较少的控制信号来实现双向扫描的驱动机制,并且具有较高的可靠度。
本发明的双向移位暂存装置包括N级串接在一起的移位寄存器,其中第i级移位寄存器包括预充电单元、上拉单元、下拉单元以及噪声抑制单元。预充电单元接收第(i-2)级与第(i+2)级移位寄存器的输出,并据以输出预充电信号,其中N为预设正整数,i为大于等于3且小于等于N-2的正整数。上拉单元耦接预充电单元,接收预充电信号与第一输入时钟信号,并据以输出扫描信号。下拉单元耦接预充电单元与上拉单元,其中下拉单元包括第一放电单元以及第二放电单元。第一放电单元接收预充电信号与第二输入时钟信号,并据以决定是否将扫描信号下拉至参考电位。第二放电单元接收预充电信号与第一输入时钟信号,并据以决定是否将扫描信号维持于参考电位,其中第一输入时钟信号与第二输入时钟信号互为反相。噪声抑制单元耦接第一放电单元,接收第(i-3)级与第(i+1)级移位寄存器的输出,并据以控制第一放电单元的操作,其中当i等于3时,噪声抑制单元至少依据第4级移位寄存器的输出控制第一放电单元的操作。
本发明的液晶显示器包括液晶显示面板、驱动电路以及背光模块。液晶显示面板包括基板、多个以阵列排列的像素、第一双向移位暂存装置以及第二双向移位暂存装置,其中所述多个像素、第一双向移位暂存装置以及第二双向移位暂存装置配置于基板上。第一双向移位暂存装置具有多级串接在一起且分别对应奇数行像素的第一移位寄存器,其中第i级第一移位寄存器包括第一预充电单元、第一上拉单元、第一下拉单元以及第一噪声抑制单元。第一预充电单元接收第(i-2)级与第(i+2)级第一移位寄存器的输出,并据以输出第一预充电信号,其中i为大于等于3且小于等于N-2的正整数,N为对应奇数行像素的行数的预设正整数。第一上拉单元耦接第一预充电单元,接收第一预充电信号与第一输入时钟信号,并据以输出第一扫描信号。第一下拉单元耦接第一预充电单元与第一上拉单元,其中第一下拉单元包括第一放电单元以及第二放电单元。第一放电单元接收第一预充电信号与第二输入时钟信号,并据以决定是否将第一扫描信号下拉至参考电位。第二放电单元接收第一预充电信号与第一输入时钟信号,并据以决定是否将第一扫描信号维持于参考电位,其中第一输入时钟信号与第二输入时钟信号互为反相。第一噪声抑制单元耦接第一放电单元,接收第(i-3)级与第(i+1)级第一移位寄存器的输出,并据以控制第一放电单元的操作,其中当i等于3时,第一噪声抑制单元至少依据第4级第一移位寄存器的输出控制第一放电单元的操作。第二双向移位暂存装置具有多级串接在一起且分别对应偶数行像素的第二移位寄存器,其中第j级第二移位寄存器包括第二预充电单元、第二上拉单元、第二下拉单元以及第二噪声抑制单元。第二预充电单元接收第(j-2)级与第(j+2)级第二移位寄存器的输出,并据以输出第二预充电信号,其中j为大于等于3且小于等于M-2的正整数,M为对应偶数行像素的行数的预设正整数。第二上拉单元耦接第二预充电单元,接收第二预充电信号与第三输入时钟信号,并据以输出第二扫描信号。第二下拉单元耦接第二预充电单元与第二上拉单元,其中第二下拉单元包括第三放电单元以及第四放电单元。第三放电单元接收第二预充电信号与第四输入时钟信号,并据以决定是否将第二扫描信号下拉至参考电位。第四放电单元接收第二预充电信号与第三输入时钟信号,并据以决定是否将第二扫描信号维持于参考电位,其中第三输入时钟信号与第四输入时钟信号互为反相,第一输入时钟信号与第三输入时钟信号实质上具有45度的相位差,且第二输入时钟信号与第四输入时钟信号实质上具有45度的相位差。第二噪声抑制单元耦接第三放电单元,接收第(j-3)级与第(j+1)级第二移位寄存器的输出,并据以控制第三放电单元的操作,其中当j等于3时,第二噪声抑制单元至少依据第4级第二移位寄存器的输出控制第三放电单元的操作。驱动电路耦接液晶显示面板,用以驱动液晶显示面板显示画面,并且提供多个预设时钟信号以作为第一输入时钟信号、第二输入时钟信号、第三输入时钟信号以及第四输入时钟信号。背光模块用以提供液晶显示面板所需的光源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瀚宇彩晶股份有限公司,未经瀚宇彩晶股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310115427.1/2.html,转载请声明来源钻瓜专利网。