[实用新型]一种具有极低待机功耗的芯片有效
申请号: | 201220596481.3 | 申请日: | 2012-11-13 |
公开(公告)号: | CN202916787U | 公开(公告)日: | 2013-05-01 |
发明(设计)人: | 王镇;刘新宁;茅锦亮;张亚伟;孙声震;方云龙 | 申请(专利权)人: | 江苏东大集成电路系统工程技术有限公司 |
主分类号: | G06F1/32 | 分类号: | G06F1/32;G06F9/445 |
代理公司: | 南京瑞弘专利商标事务所(普通合伙) 32249 | 代理人: | 杨晓玲 |
地址: | 210012 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 具有 待机 功耗 芯片 | ||
1.一种具有极低待机功耗的芯片,其特征在于,该芯片包括待机常开区电路,数字核心区电路,实时时钟电路,电平转换电路;
实时时钟电路使用第一电源,数字核心区电路和待机常开机电路使用第二电源;
所述待机常开区电路用于在待机模式的时候处理唤醒请求,唤醒所述芯片,使其进入工作模式;
所述数字核心区电路是芯片的核心,在工作模式的时候该部分电路正常工作;
所述实时时钟电路完成系统时钟的维护、用于产生连续中断以及进行定时,该电路待机模式时仍正常工作;
在实时时钟电路与数字核心区电路之间设有第一电平转换电路,在待机常开区电路与数字核心区电路之间设有第二电平转换电路;
所述第一电平转换电路和第二电平转换电路负责将不同电压域的信号电平进行转换,满足电压域信号电平要求。
2.根据权利要求1所述的具有极低待机功耗的芯片,其特征在于,所述待机常开区电路包括待机模式状态机模块,唤醒模块,时钟产生模块,常开区复位模块,常开通用输入输出模块;待机常开区电路由片外3.3V电源供电,在任何情况下均不断电;,待机常开区电路中每个模块均有一个时钟信号,使得该模块正常工作;
所述待机模式状态机用于接收外部的待机请求信号,当接收到进入待机模式的信号时,将工作模式切换到待机模式;
所述唤醒模块用于接收唤醒信号,当其检测到有唤醒信号时,芯片恢复到工作模式;
所述时钟产生模块用于提供待机常开区所有模块的时钟信号;同时在芯片进入待机模式的时候,使用门控时钟技术关闭待机常开区中的除常开通用输入输出模块之外所有模块的时钟;
所述常开区复位模块用于为芯片提供复位信号,完成系统的复位;
所述常开通用输入输出模块用于在待机模式的时候为芯片提供唤醒请求,使芯片进入工作模式。
3.根据权利要求1所述的具有极低待机功耗的芯片,其特征在于,所述数字核心区电路包括内核处理器、存储器、直接内存访问模块、智能卡接口、通用异步收发器模块、串行总线、可关闭区通用输入输出模块、USB接口、数字核心区功耗管理模块、安全数字输入输出卡模块、A/D转换器、高性能总线、外设总线;
内核处理器、存储器、直接内存访问模块连接到高性能总线上,智能卡接口、通用异步收发器模块、串行总线、可关闭区通用输入输出模块、USB接口、数字核心区功耗管理模块、安全数字输入输出卡模块、A/D转换器连接到外设总线上,外设总线再通过总线接口连接到高性能总线上;在芯片工作时,内核处理器通过高性能总线访问数字核心区中的模块;
数字核心区电路由1个1.8V线性稳压源供电,在待机模式下,该1.8V线性稳压源的使能端被切断,包括该稳压源在内的数字核心区电路电源均关闭。
4.根据权利要求1所述的具有极低待机功耗的芯片,其特征在于,所述实时时钟电路由3V电池供电;同时在待机模式下,提供定时唤醒功能;在进入待机模式前,设置唤醒时间,当前时间到达唤醒时间时,发出唤醒信号,由待机常开区中的唤醒模块唤醒整个系统,使其退出待机模式,进入工作模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏东大集成电路系统工程技术有限公司,未经江苏东大集成电路系统工程技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220596481.3/1.html,转载请声明来源钻瓜专利网。