[实用新型]画素阵列基板有效
申请号: | 201220139417.2 | 申请日: | 2012-04-05 |
公开(公告)号: | CN202548496U | 公开(公告)日: | 2012-11-21 |
发明(设计)人: | 周焕庭;陈盈惠;冲田雅也 | 申请(专利权)人: | 中华映管股份有限公司;HDT股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1343;G02F1/133 |
代理公司: | 北京汇泽知识产权代理有限公司 11228 | 代理人: | 亓赢 |
地址: | 中国台湾桃园县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 | ||
技术领域
本实用新型是有关于一种显示器的元件,且特别是有关于一种画素阵列基板(pixel array substrate)。
背景技术
目前有些大尺寸或高分辨率的液晶显示器(Liquid Crystal Display, LCD)具有大量的扫描线(scan line),而这类型的液晶显示器在运作时会一次驱动多条相邻的扫描线,以开启多个薄膜晶体管(Thin-Film Transistor, TFT)。这样能增加各个画素电极(pixel electrode)所对应的液晶电容(liquid crystal capacitance)的充电时间,进而减少发生液晶电容充电不足的情形。
在上述液晶显示器中,各个画素电极以及与其相邻的扫描线二者会形成耦合电容,而所述耦合电容会影响画素电极所产生的灰阶电压。当液晶显示器运作时,一些扫描线会被驱动,以使一些画素电极产生灰阶电压来对液晶电容充电。然而,此时,仍有其它扫描线未被驱动,所以所述耦合电容所存有的电荷量并不一致。这可能会造成画素电极所产生错误的灰阶电压,破坏液晶显示器的画面质量。
实用新型内容
有鉴于此,本实用新型的主要目的在于提供一种能降低耦合电容对灰阶电压的影响的画素阵列基板。
为达到上述目的,本实用新型提出一种画素阵列基板,其包括一基板、多条扫描线、多条数据线、多条共享线、多个画素单元、一绝缘层以及多个遮蔽电极。基板具有一平面。所述扫描线彼此并列,并配置在该平面上;而所述数据线彼此并列,并配置在该平面上;所述数据线与所述扫描线交错,在平面上划分出多个画素区域。所述共享线与所述扫描线并列,并配置在平面上。各个画素单元配置在其中一个画素区域内,各画素单元并包括一画素开关、一画素电极以及一导电柱。所述画素开关电性连接所述扫描线与所述数据线。所述导电柱连接在所述画素开关与所述画素电极之间,其中各个画素电极具有一第一侧边缘,而位于相邻二条扫描线之间的所述第一侧边缘均面向其中一条扫描线。绝缘层配置在所述画素电极与平面之间,并覆盖所述扫描线、所述数据线、所述共享线以及所述画素开关。所述导电柱配置在绝缘层中。所述遮蔽电极分别配置在所述画素区域内,并位于所述画素电极与平面之间。所述遮蔽电极分别与所述画素电极部分重叠,其中各个遮蔽电极凸出于其中一个第一侧边缘,且所述遮蔽电极均与所述共享线、所述扫描线以及所述数据线电性绝缘。
在本实用新型一实施例中,上述画素阵列基板更包括一保护层。保护层配置在平面与绝缘层之间,并覆盖所述扫描线与所述共享线,其中所述遮蔽电极配置在保护层与绝缘层之间。
在本实用新型一实施例中,各个画素区域内的遮蔽电极的数量为一个。
在本实用新型一实施例中,各个画素区域内的遮蔽电极的数量为多个。
在本实用新型一实施例中,各个画素电极更具有一对彼此相对的第二侧边缘,而第一侧边缘连接在该两个第二侧边缘之间。同一画素区域内的其中一个遮蔽电极凸出于该两个第二侧边缘。
在本实用新型一实施例中,上述画素阵列基板更包括多个电容电极。所述电容电极分别配置在所述画素区域内,并连接所述共享线。绝缘层更覆盖所述电容电极,而各个电容电极与其中一个画素电极部分重叠。
在本实用新型一实施例中,各个画素电极更具有一对彼此相对的第二侧边缘,而第一侧边缘连接在该两个第二侧边缘之间。各个电容电极凸出于其中一个第二侧边缘。
在本实用新型一实施例中,各个画素区域内的电容电极的数量为多个。
在本实用新型一实施例中,各条共享线具有相对二侧边,而所述电容电极凸出于所述共享线的其中一个侧边。
在本实用新型一实施例中,上述各条共享线具有相对二侧边,而所述电容电极凸出于所述共享线的所述侧边。
在本实用新型一实施例中,各个画素区域内的遮蔽电极的数量为多个。在同一个画素区域中,电容电极位于所述遮蔽电极之间。
在本实用新型一实施例中,各个画素电极更具有一对彼此相对的第二侧边缘,而第一侧边缘连接在该两个第二侧边缘之间。所述遮蔽电极的形状均为环形,且各个遮蔽电极凸出于其中一个画素电极的第一侧边缘与该两个第二侧边缘。
基于上述,当本实用新型的画素阵列基板运作时,所述遮蔽电极能产生电场屏蔽效应(electric field shielding effect),进而能降低画素电极与扫描线二者所形成的耦合电容对灰阶电压的影响,以减少发生画面质量因受到耦合电容的影响而被破坏的情形。
附图说明
图1A是本实用新型一实施例的画素阵列基板的俯视示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中华映管股份有限公司;HDT股份有限公司,未经中华映管股份有限公司;HDT股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220139417.2/2.html,转载请声明来源钻瓜专利网。