[实用新型]画素阵列基板有效
| 申请号: | 201220139417.2 | 申请日: | 2012-04-05 |
| 公开(公告)号: | CN202548496U | 公开(公告)日: | 2012-11-21 |
| 发明(设计)人: | 周焕庭;陈盈惠;冲田雅也 | 申请(专利权)人: | 中华映管股份有限公司;HDT股份有限公司 |
| 主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1343;G02F1/133 |
| 代理公司: | 北京汇泽知识产权代理有限公司 11228 | 代理人: | 亓赢 |
| 地址: | 中国台湾桃园县*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 阵列 | ||
1.一种画素阵列基板,其特征在于,其包括:
一基板,具有一平面;
多条扫描线,彼此并列,并配置在该平面上;
多条数据线,彼此并列,并配置在该平面上,所述数据线与所述扫描线交错,在该平面上划分出多个画素区域;
多条共享线,与所述扫描线并列,并配置在该平面上;
多个画素单元,各该画素单元配置在其中一个画素区域内,各画素单元包括一画素开关、一画素电极以及一导电柱,所述画素开关电性连接所述扫描线与所述数据线,所述导电柱连接在所述画素开关与所述画素电极之间,其中各该画素电极具有一第一侧边缘,而位于相邻二条扫描线之间的所述第一侧边缘均面向其中一条扫描线;
一绝缘层,配置在所述画素电极与该平面之间,并覆盖所述扫描线、所述数据线、所述共享线以及所述画素开关,其中所述导电柱配置在该绝缘层中;以及
多个遮蔽电极,分别配置在所述画素区域内,并位于所述画素电极与该平面之间,所述遮蔽电极分别与所述画素电极部分重叠,其中各该遮蔽电极凸出于其中一个第一侧边缘,且所述遮蔽电极均与所述共享线、所述扫描线以及所述数据线电性绝缘。
2.如权利要求1所述的画素阵列基板,其特征在于,该画素阵列基板更包括一保护层,该保护层配置在所述平面与所述绝缘层之间,并覆盖所述扫描线与共享线,其中所述遮蔽电极配置在该保护层与所述绝缘层之间。
3.如权利要求1所述的画素阵列基板,其特征在于,各所述画素区域内的所述遮蔽电极的数量为一个。
4.如权利要求1所述的画素阵列基板,其特征在于,各所述画素区域内的所述遮蔽电极的数量为多个。
5.如权利要求4所述的画素阵列基板,其特征在于,各所述画素电极更具有一对彼此相对的第二侧边缘,而所述第一侧边缘连接在该两个第二侧边缘之间,同一画素区域内的其中一个遮蔽电极凸出于该两个第二侧边缘。
6.如权利要求1所述的画素阵列基板,其特征在于,该画素阵列基板更包括多个电容电极,所述电容电极分别配置在所述画素区域内,并连接所述共享线,所述绝缘层更覆盖所述电容电极,而各该电容电极与其中一个画素电极部分重叠。
7.如权利要求6所述的画素阵列基板,其特征在于,各所述画素电极更具有一对彼此相对的第二侧边缘,而所述第一侧边缘连接在该两个第二侧边缘之间,各所述电容电极凸出于其中一个第二侧边缘。
8.如权利要求6所述的画素阵列基板,其特征在于,各所述画素区域内的所述电容电极的数量为多个。
9.如权利要求6所述的画素阵列基板,其特征在于,各所述共享线具有相对二侧边,而所述电容电极凸出于所述共享线的其中一个侧边。
10.如权利要求6所述的画素阵列基板,其特征在于,各所述共享线具有相对二侧边,而所述电容电极凸出于所述共享线的所述侧边。
11.如权利要求10所述的画素阵列基板,其特征在于,各所述画素区域内的所述遮蔽电极的数量为多个,在同一个画素区域中,所述电容电极位于所述遮蔽电极之间。
12.如权利要求1所述的画素阵列基板,其特征在于,各所述画素电极更具有一对彼此相对的第二侧边缘,而所述第一侧边缘连接在该两个第二侧边缘之间,所述遮蔽电极的形状均为环形,且各所述遮蔽电极凸出于其中一个画素电极的所述第一侧边缘与该两个第二侧边缘。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中华映管股份有限公司;HDT股份有限公司,未经中华映管股份有限公司;HDT股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220139417.2/1.html,转载请声明来源钻瓜专利网。





