[发明专利]一种基于嵌入式处理器的二值图像连通域检测方法无效
申请号: | 201210583947.0 | 申请日: | 2012-12-28 |
公开(公告)号: | CN103020972A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | 曹景太;赵金宇;贾建禄;王斌;王鸣浩;吴元昊;张世学;王国强 | 申请(专利权)人: | 中国科学院长春光学精密机械与物理研究所 |
主分类号: | G06T7/00 | 分类号: | G06T7/00 |
代理公司: | 长春菁华专利商标代理事务所 22210 | 代理人: | 张伟 |
地址: | 130033 吉*** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 嵌入式 处理器 图像 连通 检测 方法 | ||
技术领域
本发明涉及一种基于嵌入式处理器的二值图像连通域检测新方法,具体指通过嵌入式处理平台方法实现高速二值图像连通域检测。系统包括FPGA2和DSP6等嵌入式处理器,完成高速图像采集、高效目标识别及跟踪、远程传输等功能。其中目标识别方法采用一次扫描方式完成方形目标顶点标注,进而实现目标识别功能,适用于嵌入式图像处理器的流水线操作。
背景技术
随着数字信号处理器的发展,基于嵌入式技术的目标提取和跟踪、数据挖掘及模式识别等成为研究热点。其中,基于嵌入式处理器的目标识别系统由于系统运算能力及存储空间的限制,二者存在矛盾。如何在嵌入式平台中实现高效的目标识别和跟踪是近年研究的重点,也是待解决的问题。
虽然嵌入式处理器处理能力逐渐提高,存储介质容量逐渐增加,但图像传输速率和数据量也同样增长迅速。高效的嵌入式目标识别与跟踪平台仍然是研究的重要课题,本发明涉及一种基于嵌入式处理器的高效目标识别与跟踪系统,其识别效率较传统方法提高近5倍。
发明内容
本发明为了解决基于嵌入式处理器的目标识别系统由于系统运算能力及存储空间的限制的问题,本发明提供一种基于嵌入式处理器的二值图像连通域检测方法。
一种基于嵌入式处理器的二值图像连通域检测方法,该方法由以下步骤实现:
步骤一、FPGA采集相机图像数据存储在第一SDRAM和第二SDRAM中,同时对采集的图像数据进行中值滤波和二值化处理;并将处理后的图像数据传输至DSP;
步骤二、DSP接收步骤一所述的处理后的图像数据,并将处理后的图像数据存储至第三SDRAM和第四SDRAM中;
步骤三、DSP读取第三SDRAM和第四SDRAM中的图像数据并判断图像数据的像素点是否为目标点,是像素点时,判断左方标记和上方标记序号的大小,DSP寻找小的标记序号作为有效标记;
步骤四、执行标记记录,DSP将步骤三的判断的结果写入第三SDRAM和第四SDRAM,然后选择增加目标标号,再执行更新位置信息,DSP根据已经判断的当前像素的目标标号和当前像素的位置信息,更新相应目标的位置信息,并存储至第三SDRAM和第四SDRAM中,并通过以太网控制器传输至以太网络;然后设置无效标记,即当上方标记与左方标记均有效且不相等时,DSP将标记较大的序号置为无效。
本发明的工作原理:相机采集的图像通过本系统采集后经过滤波平滑处理后,利用动态阈值分割的方法转换为二值图像。接下来,通过高效的目标检测方式识别目标,进而对目标进行跟踪。高效的目标识别方法主要采用流水线操作方式,利用系统的高速存储器接口高速读取数据并运算,最终给出目标的最小外接矩形信息和目标面积。目标识别跟踪算法运行在此系统中,系统由FPGA和DSP组成。其中FPGA采集相机数据、原始图像滤波、动态阈值二值化等功能,并传输至DSP,DSP完成高效的目标识别和跟踪功能。
本发明的有益效果:本发明所述方法的识别过程只需占用一般原始图像大小的存储空间。在检测目标过程中只需扫描一次原始图像数据,效率较高。
附图说明
图1为本发明所述的一种基于嵌入式处理器的二值图像连通域检测方法的结构框图;
图2为本发明所述的一种基于嵌入式处理器的二值图像连通域检测方法的流程图;
图3为本发明所述的一种基于嵌入式处理器的二值图像连通域检测方法中识别算法流程图。
具体实施方式
下面结合附图具体说明本实施方式,如附图1所示,相机的数据通过I/O接口输入至FPGA,FPGA采集数据并在第一SDRAM、第二SDRAM中缓存,FPGA与第一SDRAM、第二SDRAM通过I/O接口连接,第一FLASH作为FPGA的程序存储器,与FPGA通过I/O接口连接。FPGA与DSP通过EMIF接口连接,DSP与第三SDRAM、第四SDRAM通过EMIF接口连接,作为程序存储器,DSP与第二FLASH同样通过EMIF接口连接。数据处理结果可通过以太网控制器传输至上位机或远程服务器,DSP与以太网控制器通过网络接口连接。
其中,高速相机数据通过FPGA采集,并IO接口暂存至高速第一SDRAM和第二SDRAM中。采集到完整图像后传输至DSP中,传输链路为高速EMIF接口。DSP将接收的图像数据存储至第三SDRAM、第四SDRAM中,目标识别算法从第三SDRAM、第四SDRAM中读取图像数据并完成运算。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院长春光学精密机械与物理研究所,未经中国科学院长春光学精密机械与物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210583947.0/2.html,转载请声明来源钻瓜专利网。
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序