[发明专利]非挥发性存储器的读时序产生电路在审

专利信息
申请号: 201210546444.6 申请日: 2012-12-14
公开(公告)号: CN103871444A 公开(公告)日: 2014-06-18
发明(设计)人: 沈文超;刘芳芳 申请(专利权)人: 上海华虹宏力半导体制造有限公司
主分类号: G11C7/06 分类号: G11C7/06
代理公司: 上海浦一知识产权代理有限公司 31211 代理人: 丁纪铁
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 挥发性 存储器 时序 产生 电路
【说明书】:

技术领域

发明涉及非挥发性存储器设计领域,特别是指一种非挥发性存储器的读时序产生电路。

背景技术

NVM(Non-Volatile Memory:非挥发性存储器)进行读操作时需要几个时钟信号,从而能精确控制内部灵敏放大器分别经历预充电、感应、比较输出这几个过程的时间长短。如图1所示,是现有NVM实现读操作的框图,标准时钟信号Pclk被分成两路处理后提供给读时序控制模块:一路是经过分频器,利用标准时钟Pclk上升沿分频得到读时钟Aclk提供给读时序控制模块;另一路通过模拟延迟产生另一个时钟信号Rclk,然后通过Rclk的上升沿略晚于读时钟Aclk来产生读时序(如图3所示)。同时Aclk还提供给地址选择模块,地址选择模块对存储阵列进行地址选择,存储阵列将数据输出至灵敏放大器,读时序控制模块控制灵敏放大器进行数据输出。其中,模拟延迟由两个反相器串联构成,如图2所示,由两个反相器串联构成的模拟延迟,标准时钟Pclk经过两个反相器延迟后成为时钟Rclk。上述NVM的时序图如图3所示,具有标准时钟信号Pclk,经模拟延迟产生的时钟Rclk,利用标准时钟Pclk上升沿分频产生的Aclk,以及地址选择信号及数据输出Do。Taa为所述的读时序。图中延迟时间Tacs是由模拟延迟产生,其长短会受电压、温度、工艺角的影响,在某些条件下可能会有Tacs时间过短的风险。

发明内容

本发明所要解决的技术问题在于提供一种非挥发性存储器的读时序产生电路,简化电路,使存储器的读操作更稳定。

为解决上述问题,本发明所述的非挥发性存储器的读时序产生电路,用于给存储器提供控制时钟信号,所述存储器内部包含读时序控制模块,灵敏放大器、地址选择模块以及存储阵列;地址选择模块选中存储阵列中的地址,存储阵列将选中地址的数据输出至灵敏放大器,所述灵敏放大器同时还受读时序控制模块的控制;由灵敏放大器进行数据输出;

所述读时序控制模块接收两路控制时钟,一路为外部标准时钟直接输入,另一路为外部标准时钟经过一分频器分频为读时钟后输入;

所述分频器分频后产生的读时钟还提供给所述地址选择模块。

较佳地,所述读时序是分频器利用标准时钟的下降沿分频产生,再由半个标准时钟周期之后的标准时钟上升沿产生读时序;同时,利用读时序的上升沿来建立地址信号,在地址信号建立完成后的第一个标准时钟上升沿开始读数据。

本发明所述的非挥发性存储器的读时序产生电路,减少了一个信号处理单元,简化了输入时钟信号及相关电路,将时序中的一段模拟延迟改为数字实现的方式,消除了电压、温度、工艺角的影响。

附图说明

图1是现有存储器的读操作框图;

图2是现有存储器模拟延迟的实现示意图;

图3是现有存储器实现读操作的时序图;

图4是本发明存储器的读时序实现电路结构;

图5是本发明的读时序波形示意图。

具体实施方式

本发明所述的非挥发性存储器的读时序产生电路其框图如图4所示,在存储器内部有读时序控制模块,灵敏放大器、地址选择模块以及存储阵列;地址选择模块对存储阵列进行地址选择,存储阵列将选中地址的数据输出至灵敏放大器,所述灵敏放大器同时还受读时序控制模块的控制;由灵敏放大器进行数据输出。

所述读时序控制模块接收两路控制时钟,一路为外部标准时钟Pclk直接输入,另一路为外部标准时钟Pclk经过一分频器分频处理后的读时钟Aclk提供给读时序控制模块。

所述分频器分频后产生的读时钟Aclk还提供给所述地址选择模块。

上述读时序产生电路在工作时,产生的时序如图5所示,其中Pclk为标准时钟,Aclk为读时钟,Tpclk为标准时钟周期,Taa为读时序(即内部灵敏放大器预充电、感应、比较输出的时间总和),Tcy为读周期,Address为数据地址,Tacs是为了地址建立及内部寄存器锁存数据所预留的时间(延迟),Do为NVM数据输出(Data Out)。

读时钟Aclk的产生:根据实际需求,通过标准时钟Pclk的下降沿分频产生。

读时序Taa的产生:当读时钟Aclk为高时,利用Pclk的第一个上升沿触发。

延迟时间Tacs的数字信号控制:从读时钟Aclk的上升沿到标准时钟Pclk的上升沿共经历时间为半个Tpclk周期,实现了延迟时间Tacs的数字实现方式。

数据读出:在NVM为读模式时,输入时钟信号Pclk及Aclk,结合地址时钟信号,即可输出数据。

以上仅为本发明的优选实施例,并不用于限定本发明。对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210546444.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top