[发明专利]一种两线制多信号输入检测的扩展方法及电路有效
| 申请号: | 201210532352.2 | 申请日: | 2012-12-11 |
| 公开(公告)号: | CN103869724B | 公开(公告)日: | 2017-10-13 |
| 发明(设计)人: | 蔡运文;黄运峰;叶德焰;姚亮;庄宗辉 | 申请(专利权)人: | 厦门雅迅网络股份有限公司 |
| 主分类号: | G05B19/042 | 分类号: | G05B19/042 |
| 代理公司: | 厦门市首创君合专利事务所有限公司35204 | 代理人: | 连耀忠 |
| 地址: | 361000 福建*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 两线制多 信号 输入 检测 扩展 方法 电路 | ||
1.一种两线制多信号输入检测的扩展方法,其特征在于,扩展输入为并行输入,然后串行输出连接至CPU的GPIO,CPU逐位读出扩展的并行输入;
读取数据前,先将用于扩展输入的并入串出芯片的移位/置位引脚设为移动状态;
用于扩展输入的并入串出芯片的移位/置位引脚的状态切换,具体实现为:CPU通过另一GPIO分别连接至单稳态电路的输入端、并入串出芯片的时钟引脚,输出时钟信号;单稳态电路的输出端与并入串出芯片的移位/置位引脚相连,用于控制并入串出芯片的移位/置位引脚的状态切换。
2.根据权利要求1所述的两线制多信号输入检测的扩展方法,其特征在于,读取结束后,如果还将进行下一轮读取,在读取结束后,将用于扩展输入的并入串出芯片的移位/置位引脚设为置位状态,将首次读取的数据位设置成第一位,然后再将用于扩展输入的并入串出芯片的移位/置位引脚设为移动状态,循环读取数据。
3.根据权利要求1所述的两线制多信号输入检测的扩展方法,其特征在于,对于多片并入串出芯片构成级联输入扩展电路,下一级并入串出芯片的串行输出与上一级的级联输入引脚相连,并且同步各级并入串出芯片的移位/置位引脚信号与时钟信号。
4.根据权利要求3所述的两线制多信号输入检测的扩展方法,其特征在于,对各级并入串出芯片各引脚的读取顺序为逐级逐引脚逐个读取。
5.一种两线制多信号输入检测的扩展电路,其特征在于,包括并入串出芯片、单稳态电路、CPU,并入串出芯片的串行输出引脚与CPU的第一GPIO相连,CPU的第二GPIO分别与并入串出芯片的时钟引脚、单稳态电路的输入端相连,单稳态电路的输出端与并入串出芯片的移位/置位引脚相连。
6.根据权利要求5所述的两线制多信号输入检测的扩展电路,其特征在于,并入串出芯片为一片以上,构成级联输入扩展电路,下一级并入串出芯片的串行输出与上一级的级联输入引脚相连,CPU的第二GPIO分别与每一级并入串出芯片的时钟引脚相连,单稳态电路的输出端分别与每一级并入串出芯片的移位/置位引脚相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门雅迅网络股份有限公司,未经厦门雅迅网络股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210532352.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可持续性生态景观水体的构建方法
- 下一篇:侦测电路以及电路侦测方法





